為了解決輸入信號之間的約束問題,避免輸入端r、s出現(xiàn)全1的情況,可將電路改進為主從型jk觸發(fā)器,簡稱為jk觸發(fā)器。
(1)電路結(jié)構(gòu)。jk觸發(fā)器的邏輯圖,如圖(a)所示。由圖可見,是將主從rs觸發(fā)器和q端的狀態(tài)引回到兩個輸入端,形成jk觸發(fā)器的信號輸入端,分別稱為j端和k端。jk觸發(fā)器的邏輯符號,如圖(b)所示。
![主從jk觸發(fā)器工作原理](http://file.elecfans.com/web1/M00/A2/17/pIYBAF1H4DmALwPmAAHF5dum0wc221.png)
(2)工作原理。由邏輯圖分析,jk觸發(fā)器的觸發(fā)特點,可用表1說明。表1主從jk觸發(fā)器觸發(fā)特點:
![主從jk觸發(fā)器工作原理](http://file.elecfans.com/web1/M00/A2/17/pIYBAF1H4EaATnGLAAIV69Ozd0c134.png)
可見,主從式j(luò)k觸發(fā)器也是cp的下降沿觸發(fā)。根據(jù)jk觸發(fā)器的觸發(fā)特點,可知:當(dāng)cp=1時,主觸發(fā)器工作,有:
![主從jk觸發(fā)器工作原理](http://file.elecfans.com/web1/M00/A1/C3/o4YBAF1H4CKAD5HTAABxg1CTYhA184.png)
當(dāng)cp=0時,從觸發(fā)器打開,則有:
![主從jk觸發(fā)器工作原理](http://file.elecfans.com/web1/M00/A1/C3/o4YBAF1H4CyAArFBAACvsyV8hNw962.png)
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
相關(guān)推薦
JK觸發(fā)器,也被稱為通用可編程觸發(fā)器,是數(shù)字電路中的一種重要且功能強大的基本存儲器件。其名稱源自其兩個輸入端口J(置位)和K(復(fù)位),以及一個關(guān)鍵的控制端——時鐘信號控制端(CP)。JK
發(fā)表于 08-30 10:56
?5307次閱讀
JK觸發(fā)器是一種具有兩個穩(wěn)定狀態(tài)的雙穩(wěn)態(tài)電路,廣泛應(yīng)用于數(shù)字電路設(shè)計中。本文將詳細介紹JK觸發(fā)器的功能、工作原理、邏輯特性、應(yīng)用場景以及與其
發(fā)表于 08-28 09:48
?3108次閱讀
JK觸發(fā)器和T觸發(fā)器都是數(shù)字電路中常用的觸發(fā)器,它們在存儲和傳遞信息方面發(fā)揮著重要作用。然而,它們在功能和應(yīng)用上存在一定的差異。 一、JK
發(fā)表于 08-28 09:43
?4598次閱讀
將JK觸發(fā)器變成T觸發(fā)器,主要涉及到對JK觸發(fā)器的輸入端口進行適當(dāng)?shù)倪B接和配置,以實現(xiàn)T觸發(fā)器的
發(fā)表于 08-28 09:41
?3185次閱讀
將JK觸發(fā)器轉(zhuǎn)換為T觸發(fā)器的方法主要涉及對JK觸發(fā)器的輸入端進行適當(dāng)?shù)倪B接。T觸發(fā)器是一種具有簡
發(fā)表于 08-28 09:38
?1864次閱讀
JK觸發(fā)器是一種具有兩個穩(wěn)態(tài)的數(shù)字邏輯電路,廣泛應(yīng)用于數(shù)字電路設(shè)計中。 引言 在數(shù)字電路設(shè)計中,觸發(fā)器是一種非常重要的基本邏輯元件。觸發(fā)器可以存儲一位二進制信息,即0或1。根據(jù)
發(fā)表于 08-22 10:39
?1328次閱讀
主從JK觸發(fā)器和邊沿JK觸發(fā)器是數(shù)字電路中常用的存儲元件,它們在功能和應(yīng)用上既有相似之處,也存在顯著的區(qū)別。以下將從多個方面介紹這兩種
發(fā)表于 08-22 10:30
?4105次閱讀
Trigger)。主觸發(fā)器負責(zé)接收輸入信號,從觸發(fā)器負責(zé)輸出信號。同步觸發(fā)器(Synchronous Trigger)是一種觸發(fā)器結(jié)構(gòu),它在每個時鐘周期內(nèi)對輸入信號進行采樣,并在時鐘
發(fā)表于 08-11 09:21
?991次閱讀
主從觸發(fā)器(Master-Slave Flip-Flop)是一種常見的數(shù)字邏輯電路,用于存儲一位二進制信息。主從觸發(fā)器通常由兩個觸發(fā)器組成,一個作為主觸發(fā)器,另一個作為從
發(fā)表于 08-11 09:20
?911次閱讀
主從觸發(fā)器,也被稱為主從同步觸發(fā)器或主從鎖存器觸發(fā)器,是一種在數(shù)字電路設(shè)計中廣泛使用的
發(fā)表于 08-11 09:18
?655次閱讀
邊沿觸發(fā)器的工作速度高于主從觸發(fā)器的原因,可以從以下幾個方面來解釋: 1. 觸發(fā)時機不同 邊沿觸發(fā)器 :在時鐘脈沖CP的某一約定跳變(正跳變
發(fā)表于 08-11 09:05
?903次閱讀
不僅取決于當(dāng)前的輸入信號,還取決于觸發(fā)器的初始狀態(tài)。根據(jù)觸發(fā)方式的不同,觸發(fā)器可以分為邊沿觸發(fā)器和主從觸發(fā)器兩大類。 邊沿
發(fā)表于 08-09 17:33
?1158次閱讀
JK觸發(fā)器,也被稱為通用可編程觸發(fā)器,是數(shù)字電路中的一種基本存儲器件。它得名于其輸入端口J(置位)和K(復(fù)位),以及一個時鐘控制端。JK觸發(fā)器
發(fā)表于 07-27 14:53
?5005次閱讀
是一種具有兩個穩(wěn)定狀態(tài)的觸發(fā)器,它可以通過輸入信號的變化來改變其輸出狀態(tài)。JK觸發(fā)器的特點是具有兩個輸入端,分別標(biāo)記為J和K,以及一個輸出端,標(biāo)記為Q。JK
發(fā)表于 07-23 11:19
?3317次閱讀
Jk觸發(fā)器的故事
發(fā)表于 02-23 04:32
?1630次閱讀
評論