衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

3D封裝成半導體巨頭發展重點 封裝技術在臺積電技術版圖中的重要性已越來越突出

半導體動態 ? 來源:工程師吳畏 ? 2019-08-21 16:22 ? 次閱讀

近日,全球第二大晶圓代工廠格芯(GlobalFoundries)宣布,采用12nm FinFET工藝,成功流片了基于ARM架構的高性能3D封裝芯片。這意味著格芯亦投身于3D封裝領域,將與英特爾、臺積電等公司一道競爭異構計算時代的技術主動權。

放棄7nm 格芯轉攻3D封裝

據報道,格芯攜手ARM公司驗證了3D設計測試(DFT)方法,可以在芯片上集成多種節點技術,優化邏輯電路、內存帶寬和射頻性能,可向用戶提供更多差異化的解決方案。格芯平臺首席技術專家John Pellerin表示:“在大數據與認知計算時代,先進封裝的作用遠甚以往。AI的使用與高吞吐量節能互連的需求,正通過先進封裝技術推動加速器的增長。”

隨著運算的復雜化,異構計算大行其道,更多不同類型的芯片需要被集成在一起,而依靠縮小線寬的辦法已經無法同時滿足性能、功耗、面積以及信號傳輸速度等多方面的要求。在此情況下,越來越多的半導體廠商開始把注意力放在系統集成層面,通過封裝技術尋求解決方案。這使得3D封裝成為當前國際上幾大主流半導體晶圓制造廠商重點發展的技術。

雖然格芯在去年宣布放棄繼續在7nm以及更加先進的制造工藝方向的研發,但這并不意味著其在新技術上再也無所作為。此次在3D封裝技術上的發力,正是格芯在大趨勢下所做出的努力,其新開發的3D封裝解決方案不僅可為IC設計公司提供異構邏輯和邏輯/內存集成途徑,還可以優化生產節點制造,從而實現更低延遲、更高帶寬和更小特征尺寸。

3D封裝成半導體巨頭發展重點

同為半導體巨頭的英特爾、臺積電在3D封裝上投入更早,投入的精力也更大。去年年底,英特爾在其“架構日”上首次推出全球第一款3D封裝技術Foveros,在此后不久召開的CES2019大展上展出了采用Foveros技術封裝而成的Lakefield芯片。根據英特爾的介紹,該項技術的最大特點是可以在邏輯芯片上垂直堆疊另外一顆邏輯芯片,實現了真正意義上的3D堆疊。

而在日前召開的SEMICON West大會上,英特爾再次推出了一項新的封裝技術Co-EMIB。這是一個將EMIB和Foveros技術相結合的創新應用。它能夠讓兩個或多個Foveros元件互連,并且基本達到單芯片的性能水準。設計人員也能夠利用Co-EMIB技術實現高帶寬和低功耗的連接模擬器、內存和其他模塊。

臺積電在3D封裝上的投入也很早。業界有一種說法,正是因為臺積電對先進封裝技術的重視,才使其在與三星的競爭中占得優勢,獲得了蘋果的訂單。無論這個說法是否為真,封裝技術在臺積電技術版圖中的重要性已越來越突出。

在日前舉辦的2019中國技術論壇(TSMC2019 Technology Symposium)上,臺積電集中展示了從CoWoS、InFO的2.5D封裝到SoIC的3D封裝技術。CoWoS和InFO采用硅中介層把芯片封裝到硅載片上,并使用硅載片上的高密度走線進行互連,從而實現亞3D級別的芯片堆疊效果。SoIC則是臺積電主推的3D封裝技術,它通過晶圓對晶圓(Wafer-on-wafer)的鍵合方式,可以將不同尺寸、制程技術及材料的小芯片堆疊在一起。相較2.5D封裝方案,SoIC的凸塊密度更高,傳輸速度更快,功耗更低。

對此,半導體專家莫大康表示,半導體廠商希望基于封裝技術(而非前道制造工藝),將不同類型的芯片和小芯片集成在一起,從而接近甚至是達到系統級單芯片(SoC)的性能。這在異構計算時代,面對多種不同類型的芯片集成需求,是一種非常有效的解決方案。

封裝子系統“IP”或將成趨勢之一

產品功能、成本與上市時間是半導體公司關注的最主要因素。隨著需求的不斷增加,如果非要把所有電路都集成在一顆芯片之上,必然導致芯片的面積過大,同時增加設計成本和工藝復雜度,延長產品周期,因此會增大制造工藝復雜度,也會讓制造成本越來越高。這也是異構計算時代,人們面臨的主要挑戰。因此,從技術趨勢來看,主流半導體公司依托3D封裝技術,可以對復雜的系統級芯片加以實現。

根據莫大康的介紹,人們還在探索采用多芯片異構集成的方式把一顆復雜的芯片分解成若干個子系統,其中一些子系統可以實現標準化,然后就像IP核一樣把它們封裝在一起。這或許成為未來芯片制造的一個發展方向。當然,這種方式目前并非沒有障礙。首先是散熱問題。芯片的堆疊會讓散熱問題變得更加棘手,設計人員需要更加精心地考慮系統的結構,以適應、調整各個熱點。

更進一步,這將影響到整個系統的架構設計,不僅涉及物理架構,也有可能會影響到芯片的設計架構。此外,測試也是一個挑戰。可以想象在一個封裝好的芯片組中,即使每一顆小芯片都能正常工作,也很難保證集成在一起的系統級芯片保持正常。對其進行正確測試需要花費更大功夫,這需要從最初EDA的工具,到仿真、制造以及封裝各個環節的協同努力。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    334

    文章

    27719

    瀏覽量

    222697
  • 三星電子
    +關注

    關注

    34

    文章

    15875

    瀏覽量

    181334
  • 臺積電
    +關注

    關注

    44

    文章

    5687

    瀏覽量

    167003
  • 3D封裝
    +關注

    關注

    7

    文章

    135

    瀏覽量

    27209
收藏 人收藏

    評論

    相關推薦

    2.5D3D封裝技術介紹

    。 2.5D封裝將die拉近,并通過硅中介連接。3D封裝實際上采用2.5D封裝,進一步垂直堆疊d
    的頭像 發表于 01-14 10:41 ?357次閱讀
    2.5<b class='flag-5'>D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封裝</b><b class='flag-5'>技術</b>介紹

    技術前沿:半導體先進封裝從2D3D的關鍵

    技術前沿:半導體先進封裝從2D3D的關鍵 半導體分類 集成電路封測
    的頭像 發表于 01-07 09:08 ?402次閱讀
    <b class='flag-5'>技術</b>前沿:<b class='flag-5'>半導體</b>先進<b class='flag-5'>封裝</b>從2<b class='flag-5'>D</b>到<b class='flag-5'>3D</b>的關鍵

    倒裝封裝(Flip Chip)工藝:半導體封裝的璀璨明星!

    半導體技術的快速發展中,封裝技術作為連接芯片與外部世界的橋梁,其重要性不言而喻。其中,倒裝
    的頭像 發表于 01-03 12:56 ?607次閱讀
    倒裝<b class='flag-5'>封裝</b>(Flip Chip)工藝:<b class='flag-5'>半導體</b><b class='flag-5'>封裝</b>的璀璨明星!

    技術資訊 | 2.5D3D 封裝

    本文要點在提升電子設備性能方面,2.5D3D半導體封裝技術至關重要。這兩種解決方案都在不同程度
    的頭像 發表于 12-07 01:05 ?556次閱讀
    <b class='flag-5'>技術</b>資訊 | 2.5<b class='flag-5'>D</b> 與 <b class='flag-5'>3D</b> <b class='flag-5'>封裝</b>

    一文理解2.5D3D封裝技術

    隨著半導體行業的快速發展,先進封裝技術成為了提升芯片性能和功能密度的關鍵。近年來,作為2.5D3D
    的頭像 發表于 11-11 11:21 ?1760次閱讀
    一文理解2.5<b class='flag-5'>D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封裝</b><b class='flag-5'>技術</b>

    led封裝半導體封裝的區別

    1. 引言 隨著電子技術的快速發展半導體器件在各個領域的應用越來越廣泛。為了保護半導體芯片免受物理損傷、化學腐蝕和環境影響,
    的頭像 發表于 10-17 09:09 ?1031次閱讀

    混合鍵合技術:開啟3D芯片封裝新篇章

    Bonding)技術應運而生,并迅速成為3D芯片封裝領域的核心驅動力。本文將深入探討混合鍵合技術3D芯片
    的頭像 發表于 08-26 10:41 ?1083次閱讀
    混合鍵合<b class='flag-5'>技術</b>:開啟<b class='flag-5'>3D</b>芯片<b class='flag-5'>封裝</b>新篇章

    3D封裝熱設計:挑戰與機遇并存

    隨著半導體技術的不斷發展,芯片封裝技術也在持續進步。目前,2D
    的頭像 發表于 07-25 09:46 ?1531次閱讀
    <b class='flag-5'>3D</b><b class='flag-5'>封裝</b>熱設計:挑戰與機遇并存

    布局FOPLP技術,推動芯片封裝新變革

    近日,業界傳來重要消息,臺正式組建專注于扇出型面板級封裝(FOPLP)的團隊,并規劃建立小型試產線(mini line),標志著這家全
    的頭像 發表于 07-16 16:51 ?1022次閱讀

    加速擴產CoWoS,云林縣成新封裝廠選址

    ,作為全球領先的半導體制造巨頭,正加速推進其CoWoS(Chip On Wafer On Substrate)封裝
    的頭像 發表于 07-03 09:20 ?1612次閱讀

    三星加強半導體封裝技術聯盟,以縮小與臺差距

    據最新報道,三星電子正積極加強其在半導體封裝技術領域的聯盟建設,旨在縮小與全球半導體制造巨頭
    的頭像 發表于 06-11 09:32 ?606次閱讀

    半導體發展的四個時代

    代工廠來開發和交付。臺是這一階段的關鍵先驅。 半導體的第四個時代——開放式創新平臺 仔細觀察,我們即將回到原點。隨著半導體行業的不斷成熟,工藝復雜
    發表于 03-27 16:17

    半導體發展的四個時代

    交給代工廠來開發和交付。臺是這一階段的關鍵先驅。 半導體的第四個時代——開放式創新平臺 仔細觀察,我們即將回到原點。隨著半導體行業的不斷成熟,工藝復雜
    發表于 03-13 16:52

    它有哪些前沿的2.5/3D IC封裝技術呢?

    2.5/3D-IC封裝是一種用于半導體封裝的先進芯片堆疊技術,它能夠把邏輯、存儲、模擬、射頻和微機電系統 (MEMS)集成到一起
    的頭像 發表于 03-06 11:46 ?1816次閱讀
    臺<b class='flag-5'>積</b><b class='flag-5'>電</b>它有哪些前沿的2.5/<b class='flag-5'>3D</b> IC<b class='flag-5'>封裝</b><b class='flag-5'>技術</b>呢?

    半導體先進封裝技術

    共讀好書 半導體產品在由二維向三維發展,從技術發展方向半導體產品出現了系統級封裝(SiP)等新的封裝
    的頭像 發表于 02-21 10:34 ?955次閱讀
    <b class='flag-5'>半導體</b>先進<b class='flag-5'>封裝</b><b class='flag-5'>技術</b>
    娱乐城设计| 广州百家乐官网扫描分析| 庄闲和百家乐官网桌布| 天津太阳城橙翠园| 真人百家乐官网888| 百家乐官网开闲的几率多大| 威尼斯人娱乐城优惠活动| 百家乐官网捡揽方法| 百家乐赌具哪里最好| 博彩网址大全| 凤凰百家乐官网的玩法技巧和规则 | 巴西百家乐官网的玩法技巧和规则 | 百家乐投注翻倍方法| 四海资迅| 百家乐庄闲多少| 云鼎娱乐城优惠| 百家乐官网押注方法| 全讯网hg9388.com| 在线百家乐官网纸牌游戏| 百苑百家乐的玩法技巧和规则| 百家乐官网巴厘岛平台| 百家乐在线娱乐可信吗| 百家乐官网下注口诀| 百家乐赌博信息| 百家乐官网投注双赢技巧| 百家乐隐者博客| 甘洛县| 百家乐园sun811| 菲律宾百家乐官网试玩| 百家乐靠什么赢| 百家乐出千赌具| 太阳城百家乐官网投注| 做生意的门市风水| 盛世国际娱乐| 百家乐赌博千术| 百家乐官网闲单开多少| 百家乐庄闲出现几| 网上玩百家乐官网游戏有人挣到钱了吗| 大发888娱乐客户端| 24山64卦分金| 金城百家乐官网玩法|