晶圓代工的工藝節(jié)點(diǎn)有許多,做選擇的主觀因素是基于IC設(shè)計(jì)公司對于工藝和市場的判斷,而客觀因素,則是龍頭代工企業(yè)的產(chǎn)能問題。
目前市面上的高端手機(jī)處理器中,除了三星的Exynos芯片之外,幾乎全都采用臺積電的7nm或其衍生工藝制成,這直接讓臺積電市值飆升到了2849.23億美元,一舉超過三星成為了亞洲最有價(jià)值的公司。
臺積電第三季度財(cái)報(bào)顯示,7nm營收占比高達(dá)27%,臺積電今年新增的2%產(chǎn)能也全投在了這一節(jié)點(diǎn),預(yù)計(jì)7nm年產(chǎn)能規(guī)模高達(dá)100萬片。盡管如此,臺積電還是低估了今年的晶圓代工市場,第四季度7nm產(chǎn)能接單全滿,明年上半年也供不應(yīng)求,甚至連16nm、12nm以及10nm也開始陷入產(chǎn)能不足的境地。
越來越細(xì)分的工藝節(jié)點(diǎn)
隨著半導(dǎo)體工藝不斷演進(jìn),摩爾定律已經(jīng)很難去完美的遵循。于是乎,各種過渡工藝成為了代工廠的法寶。在臺積電的原始7nm(N7)和5nm(N5)之間,就有N7P、N7+和6nm(N6)三種選擇,而N5也有一個(gè)增強(qiáng)版本N5P,如此細(xì)分的工藝節(jié)點(diǎn),究竟在性能上有多大的區(qū)分呢?
根據(jù)集微網(wǎng)此前報(bào)道,N7P 與 N7 的設(shè)計(jì)規(guī)則相同,晶體管密度沒有增加,但新工藝優(yōu)化了前端(FEOL)和中端(MOL)制程,可在相同功率下將性能提升7%、或在同頻下降低10%的功耗。
N7+引進(jìn)了ASML的EUV設(shè)備,并使用了5層的EUV光罩層。相較于N7工藝,N7+可以將晶體管密度提升了20%,同等功耗水平下能夠提供10%的性能增幅,或者同性能節(jié)省15%的功耗。
N6雖然比N5低一個(gè)版本,但該節(jié)點(diǎn)的量產(chǎn)時(shí)間預(yù)計(jì)比N5還要晚。N6是N7的EUV等效工藝,其使用的EUV光罩層比N7+要多,而且兼容于N7,從而能讓大部分N7客戶更容易升級到這一節(jié)點(diǎn)。相比于N7,N6晶體管密度提升45%,可帶來15%的性能提升或20%的功耗下降。
N5是臺積電明年的重頭戲,目前已知僅有華為和蘋果將會(huì)倒入這一最先進(jìn)的節(jié)點(diǎn)。該節(jié)點(diǎn)將全面使用EUV工藝(14-15層),相較于N7節(jié)點(diǎn), N5的晶體管密度大增80%,并帶來同功耗15%的性能提升或者同性能30%的節(jié)能。
N5P工藝作為N5的進(jìn)階版,在基礎(chǔ)上采取了FEOL 和 MOL 優(yōu)化。相比于N5,N5P能讓芯片在相同功率下提升7%的性能,或在同頻下降低15%的功耗。
均以N7為基準(zhǔn),通過上表不難看出,臺積電這些細(xì)分節(jié)點(diǎn)每一代之間的區(qū)別并不大。所以,作為手機(jī)CPU廠商來說,最先進(jìn)的工藝不一定是最好的選擇。市場消息透露,N7+流片費(fèi)用為2.1億人民幣,而N5全光罩流片費(fèi)用更高達(dá)3億人民幣,在這些細(xì)分工藝之間的升級同樣意味著高昂的成本,芯片廠商需要充分考慮個(gè)中商業(yè)因素。
芯片廠商的主觀抉擇
華為麒麟990系列的工藝選擇很好理解,5G版本集成的5G基帶會(huì)占用很多的晶體管,因此選擇了目前最優(yōu)的N7+工藝,而4G版本在GPU和NPU大幅優(yōu)化過后,N7足矣。
而關(guān)于高通剛剛發(fā)布的驍龍865,外界存在諸多疑問,例如“為何不用EUV工藝?”、“為什么不找三星代工?”。集微網(wǎng)記者從第四屆高通驍龍技術(shù)峰會(huì)上獲悉,高通選擇臺積電的N7P來代工驍龍865,一方面更符合商業(yè)利益,另一方面能讓供應(yīng)鏈更多樣化,因?yàn)橥瑫r(shí)推出的驍龍765/765G是由三星7nm代工。
值得一提的是,驍龍865的“5G伴侶”驍龍X55基帶同樣是采用了臺積電的N7P工藝,由于X55大概率將會(huì)被下一代5G iPhone采用,業(yè)內(nèi)人士@手機(jī)晶片達(dá)人 透露,原本高通也打算在三星代工驍龍X55,但蘋果方面表示僅會(huì)使用臺積電生產(chǎn)的驍龍X55。
最后,關(guān)于不支持5G的蘋果A13和聯(lián)發(fā)科的業(yè)界第一顆5G SoC “天璣1000”。前者因?yàn)椴恢С?G,退而求其次選擇N7P工藝,合情合理。那么集成了5G基帶的“天璣1000”為何只使用了臺積電N7工藝呢?
據(jù)了解, “天璣1000”采用了主頻高達(dá)2.6GHz的4個(gè)ARM Cortex-A77大核,而A77架構(gòu)的性能相比上一代的A76架構(gòu)提升了20%。GPU也采用了最新的ARM Mali-G77 MC9,相比上一代的Mali-G77提升了40%。
有了A77和G77這樣的左膀右臂,聯(lián)發(fā)科或許認(rèn)為N7足矣。更重要的是,N7與N6兼容,聯(lián)發(fā)科作為第一個(gè)試水5G SoC的芯片廠商,一旦采用N7的天璣1000帶來了不錯(cuò)的營收,那么在衍生版本中平滑的升級到N6將會(huì)幫助聯(lián)發(fā)科進(jìn)一步擴(kuò)大優(yōu)勢。
客觀因素導(dǎo)致群雄逐“產(chǎn)”
各大手機(jī)廠商對于工藝節(jié)點(diǎn)的選擇,還受到一個(gè)重要的客觀因素影響,那就是臺積電的產(chǎn)能問題。據(jù)了解,臺積電今年N7+的產(chǎn)能十分稀缺,很難滿足大客戶的批量生產(chǎn),所以只有麒麟990系列的5G版本采用了該工藝。
所以,對于臺積電而言,加購EUV機(jī)臺刻不容緩。因?yàn)镹7之后的每一個(gè)工藝節(jié)點(diǎn)都需要用到EUV設(shè)備,而EUV設(shè)備的年產(chǎn)量十分有限,2018年總產(chǎn)量僅有22臺,今年雖然增加了產(chǎn)能,但預(yù)計(jì)也只有30臺左右。
其次,7nm和5nm的擴(kuò)產(chǎn)必須雙管齊下。此前,臺積電大幅上調(diào)了今年的資本開支,從原定110億美元增加到了140-150億美元,增幅超過40%,其中有25億美元用于5nm工藝擴(kuò)產(chǎn),剩余用于先進(jìn)工藝研發(fā)和其他工藝產(chǎn)能擴(kuò)充。根據(jù)臺積電的規(guī)劃,5nm工藝首先在南科Fab 18工廠一期量產(chǎn),明年Q3機(jī)電室產(chǎn)能達(dá)到5.5萬片晶圓/月,F(xiàn)ab 18工廠的二期工程也規(guī)劃了5.5萬片晶圓/月的產(chǎn)能。
相比于5nm,臺積電7nm產(chǎn)能緊張的形勢更為嚴(yán)峻。因?yàn)?nm目前已知僅有華為海思和蘋果這兩大客戶,而在7nm方面,明年臺積電不僅有聯(lián)發(fā)科、高通這兩個(gè)手機(jī)處理器大單,還有來自電腦CPU和GPU方面的AMD、挖礦機(jī)芯片方面的比特大陸搶奪產(chǎn)能,雖然蘋果和華為旗艦芯片轉(zhuǎn)向5nm能夠空置出許多7nm產(chǎn)能,但還需要考慮到各類中低端5G手機(jī)也將逐漸會(huì)跟進(jìn)到7nm節(jié)點(diǎn)。
可預(yù)期的時(shí)間內(nèi),市場需求將始終超過臺積電的產(chǎn)能水平。
2020年將迎來5G手機(jī)的第一波爆發(fā),手機(jī)芯片巨頭群雄逐鹿的好戲一觸即發(fā),而這“鹿”的其中一面,則將會(huì)是臺積電的產(chǎn)能。
-
臺積電
+關(guān)注
關(guān)注
44文章
5687瀏覽量
167005 -
晶圓
+關(guān)注
關(guān)注
52文章
4977瀏覽量
128326 -
5G
+關(guān)注
關(guān)注
1356文章
48506瀏覽量
566041
發(fā)布評論請先 登錄
相關(guān)推薦
半導(dǎo)體制冷原理-效能影響因素及多元應(yīng)用
![<b class='flag-5'>半導(dǎo)體</b>制冷原理-效能影響<b class='flag-5'>因素</b>及多元應(yīng)用](https://file1.elecfans.com/web3/M00/05/77/wKgZPGeAdpeAL6vmAACF4lfZ-Cg796.png)
【「大話芯片制造」閱讀體驗(yàn)】+跟著本書”參觀“半導(dǎo)體工廠
半導(dǎo)體行業(yè)工藝知識
![<b class='flag-5'>半導(dǎo)體</b>行業(yè)<b class='flag-5'>工藝</b>知識](https://file1.elecfans.com/web3/M00/01/6D/wKgZO2dTo8SAMNYSAABqwwyBQ7E352.png)
冷裂紋產(chǎn)生的三大因素
影響MOSFET開關(guān)損耗的因素
中國半導(dǎo)體進(jìn)出口激增探秘:多重因素助推產(chǎn)業(yè)飛躍
![中國<b class='flag-5'>半導(dǎo)體</b>進(jìn)出口激增探秘:多重<b class='flag-5'>因素</b>助推產(chǎn)業(yè)飛躍](https://file1.elecfans.com/web2/M00/05/93/wKgaombRKhCAL803AAB9hJZL1Hc266.png)
mos管的選型主要考慮哪些因素
如何降低ESP8266使用過程中的功耗?
淺談?dòng)绊慚OSFET閾值電壓的因素
半導(dǎo)體應(yīng)變片的主要特性有哪些?受哪些因素影響?
7月投產(chǎn)!積塔半導(dǎo)體特色工藝生產(chǎn)線建設(shè)項(xiàng)目迎來新節(jié)點(diǎn)
半導(dǎo)體發(fā)展的四個(gè)時(shí)代
半導(dǎo)體發(fā)展的四個(gè)時(shí)代
半導(dǎo)體封裝工藝面臨的挑戰(zhàn)
![<b class='flag-5'>半導(dǎo)體</b>封裝<b class='flag-5'>工藝</b>面臨的挑戰(zhàn)](https://file1.elecfans.com/web2/M00/C2/3A/wKgZomXhPlKAbS7mAAAhz3u_UZI900.png)
半導(dǎo)體封裝工藝的研究分析
![<b class='flag-5'>半導(dǎo)體</b>封裝<b class='flag-5'>工藝</b>的研究分析](https://file1.elecfans.com/web2/M00/C0/E7/wKgZomXauvWAdmzSAAAj_DJv1gY405.png)
評論