衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于DDS的跳頻信號產生系統案例解析

454398 ? 來源:FPGA技術聯盟 ? 作者:FPGA技術聯盟 ? 2020-11-14 11:31 ? 次閱讀

跳頻通信具有良好的抗干擾、抗多徑衰落、抗截獲等能力和同步迅速等特點,廣泛應用于軍事、交通、商業等各個領域。其關鍵技術主要有三點:跳頻序列發生器、跳頻頻率合成器和跳頻同步器。頻率合成器是跳頻系統的心臟,直接影響到跳頻信號的穩定性和產生頻率的準確度,在跳頻頻率合成器中,直接數字式頻率合成器(Direct Digital Synthesizer :DDS)使用最為廣泛。DDS這簡單可靠、控制方便,且具有很高的頻率分辨率和轉換速度,非常適合跳頻通信的要求。

01、DDS的基本原理

簡單來說,DDS是一種把一系列數字形式的信號通過D/A轉換成模擬量形式 的信號合成技術。DDS 有兩種基本合成方式:一種是根據正弦函數關系式,按照一定的時間間隔利用計算機進行數字遞推關系計算, 求解瞬時正弦函數幅值并實時的送入D/A變換器,從而合成出所需頻率的正弦波信號,這種合成方式具有電路簡單、 成本低的特點, 并且合成信號的頻率分辨率可以做到很高;另一種就是利用硬件電路取代計算機軟件運算過程,即利用高速存儲器做查詢表,通過高速數 / 模轉換器產生已經用數字形式存入的正弦波,這是目前使用最廣泛的一種直接數字頻率合成方法。

根據奈奎斯特取樣定理, 對于任意一個頻率帶寬為 B 的連續信號f(t) 進行抽樣, 只要這些取樣值的時間間隔小于 1/ 2B (2的B次方分之一),則該表示可包含連續信號f(t)的全部信息的。再對抽樣后的信號進行量化, 則原來的模擬信號 f(t) 就變成了一系列的數字序列。將這一系列的量化值通過一定的手段固化在只讀存儲器中, 每個存儲單元的地址即為對應的相位取樣地址, 存儲單元的內容即為已經量化了的正弦波幅值。這樣一個只讀存儲器就構成了一個與 2π 周期內相位取樣相對應的正弦函數功能表。在一定頻率的時鐘信號的作用下, 通過一個線性的計數時序數列發生器所產生的取樣地址對已得到的正弦波形存儲器進行循環掃描, 近而周期性的讀取存儲器中的數據,其輸出通過數 /模轉換器以及低通濾波器就可以合成一個完整的具有一定頻率的正弦波了。


上圖中的參考頻率源是一個高穩定的晶振,其輸出信號用于提供 DDS 中各部件的同步工作。頻率控制參數是通過N 位數據鎖存器接收的, 把這些數據送到 N 位相位累加器中的加法器數據輸入端, 在外部信號未改變合成信號頻率指令前, N 位數據鎖存器中的數據保持不變。相位累加器由 N 位加法器與 N 位累加寄存器級聯構成,如下圖:


每來一個時鐘脈沖, N位加法器就將數據鎖存器輸出的頻率控制數據 K與 N位累加寄存器輸出的累加相位相加,相加后的結果送至 N 位累加寄存器的數據輸入端。累加寄存器則將加法器在上一個時鐘作用后所產生的新相位數據反饋到加法器的輸入端,以使加法器在下一個時鐘的作用下繼續與頻率控制數據相加。這樣,相位累加器在參考頻率時鐘的作用下,不斷對頻率控制數據進行線性相位累加,當累加器累積滿量時就會產生一次溢出, 從而完成一次周期性動作, 這個動作就是 DDS 合成信號的一個頻率周期, 累加器的溢出頻率就是 DDS 輸出信號的頻率。

對于具有 M 個相位取樣的正弦波波形存儲器, DDS 輸出最低頻率即頻率控制字設置為 1 時,讀出一個周期的信號需要 M 個參考頻率時鐘周期,相當于輸

出一個頻率為fmin = fc/M 的正弦波合成信號。若頻率控制數據為K,讀出一個周期的信號需要 M/K 個參考時鐘周期,合成信號的頻率為fo= fc*K/M ,這就是 DDS 輸出信號的頻率關系表達式, DDS 的頻率分辨率為△f = fc/M,其中M=2N (2的N次方)。

在直接數字合成器中,正弦函數波形存儲器(ROM)的字節數決定了相位量化誤差,每個單元內的比特數決定了幅度量化誤差。在實際的 DDS 中,利用正弦波的對稱性, 360°范圍內的幅、 相點可以減少到 90°以內,以降低 ROM的內存容量。由于數 / 模轉換器實際上是以固定的時鐘速率fc對不同頻率的正弦波進行取樣合成的,隨著輸出頻率fo的增加,相位取樣數量減少,相位量化誤差加大,量化噪聲和雜波加大,根據取樣定理的條件, DDS 理論上輸出的最大頻率為fmax=fc/ 2,實際工作中最大頻率fo max=fc/ 2。

02、基于DDS的跳頻信號產生核心模塊的設計


如圖所示,整個系統由兩個部分組成,邏輯地址控制單元和 DDS 單元。邏輯地址控制單元用來產生不同的頻率控制字,改變相位累加器的累加值。DDS 單元依據頻率控制字產生相應頻率的信號,包括相位累加器和 ROM 查詢表。

邏輯地址控制單元

在本設計中,邏輯地址控制單元由一個 6 級移位寄存器和 6 位存儲器構成。系統時鐘 clk 經過 64 分頻后得到時鐘 clk_64, 作為邏輯地址控制單元的驅動時鐘。當一個時鐘 clk_64 上升沿到來時,r(1:5)=r(0:4)。這樣移位寄存器中的狀態將改變,并存入存儲器中,得到頻率控制字 k(5:0)。

DDS 單元

DDS 單元為本設計的核心部分,由相位累加器和 ROM 查詢表兩部分組成。在頻率控制字(5:0)的控制下產生相應頻率的信號。

① 相位累加器

相位累加器是 DDS 的重要的組成部分。被用來實現相位的累加,并將其累加結果存儲。φn 為一等差數列。如果相位累加器的初值為φ0,則經過一個時鐘周期后相位累加器值為φ1,即φ1=φ0+k,其中 k 為頻率控制字。當經過 n 個時鐘周期后φn=φ0+nk。

在本文中基于 FPGA 的相位累加器設計如上圖所示。從上圖中可以看出,相位累加器由一個數字全加器和一個數字存儲器構成。為了提高 DDS 輸出頻率的分辨率,n要足夠大,這樣就要求 ROM 中存儲大量數據。但是考慮到硬件資源有限,所以在相位累加器中采用了截短處理,既保證了較小的頻率分辨率,又節省了硬件資源。

② ROM 查詢表

ROM 中存儲的數據是數字波形的幅值,在一個系統時鐘周期內,相位累加器可輸出一個位寬為 L 的序列對其進行尋址,經過低通濾波器后得到所需要的波形。若相位累加器的輸出序列的位寬 L=16,ROM 中存儲的數據位寬為 M=16,則可以計算出 ROM 的存儲量為 2L×M=1048576bits,雖然FPGA 開發芯片上提供了大量的 ROM,可以顯著提高輸出信號頻率精確度和信號幅值準確性,但這樣會使成本提高、功耗增大。

考慮到以上問題,在保證輸出信號具有良好頻率分辨率的前提下,以產生正弦信號為例,考慮到基于 DDS 產生的正弦波具有周期性,因此本設計的 ROM 中存儲 1/4 周期正弦波。如上圖 所示為存儲 1/4 周期正弦波形 ROM 查詢表設計。利用正弦信號的對稱性,通過改變 ROM 存儲器地址及對其輸出端控制,得到整周期正弦信號。

03、仿真結果及分析

DDS單元仿真結果及分析

① 仿真參數

現使用 Xilinx ISE 8.11 中 DDS IP Core 進行對比,分析本設計中 DDS 所產生頻率的精確度。在同等仿真參數條件下,分別對本設計的 DDS 和 DDS IP Core 進行仿真測試。表 1 中分別給出基于本設計 DDS 和 DDS IP Core 的仿真參數。


② 仿真結果及分析

如下圖所示,clk 是系統時鐘,new_dds_sine 為在頻率控制字 k=16 時基于本設計 DDS 產生的頻率為 1.5625MHz(理論值)的正弦波,dds_ip_ core_sine 為基于 DDS IP Core 產生的頻率為 1.5625MHz(理論值)的正弦波。


下圖 給出在 k 為 1~16 時,本設計 DDS 與 DDS IP Core 所產生信號的頻率與理論頻率值的對比。從圖中可以看出,本設計 DDS 所產生的信號頻率與理論頻率值比較接近,且本設計 DDS 中 ROM 查詢表中存儲的點數少,從硬件的角度考慮更加節省資源,能耗更低。


基于 FPGA 跳頻信號仿真結果

本設計由系統時鐘、分頻器、邏輯地址控制單元及 DDS 單元,共四部分組成。跳頻信號的產生是通過隨機地改變頻率控制字來達到改變信號的輸出頻率,下圖 給出了系統工作流程圖。


如上圖所示,系統時鐘 clk 經過 64 分頻得到 clk_64。邏輯控制單元由 6 級移位寄存器構成。在每個 clk_64 上升沿到來時,邏輯控制單元將產生一個 6 位的頻率控制字(k)。如果DDS 使能信號 ce 為高電平,DDS 將停止工作;如果 ce 為低電平,在 clk 上升沿時 DDS 被觸發,在當前狀態下 k 的控制下,得到相應地址所對應的信號幅值。如果 k 沒有變化,DDS 輸出正弦信號的頻率沒有任何變化,在一個 clk_64 上升沿到來時,k 發生變化,從而使得 DDS 輸出的正弦信號的頻率發生變化。當復位信號 reset 為高電平時,邏輯地址控制單元和 DDS 單元同時回到初始狀態,并保持不變,輸出端 dds_FH 輸出一直為零。當 reset 變為低電平時,在一個 clk 上升沿時系統開始工作。


為方便觀察仿真結果,本設計采用 ModelSim SE 6.1d 作為仿真波形測試軟件。通過以上分析,本設計的 DDS 所產生的頻率性能穩定,且跳頻信號的誤差并不累加。圖 6 為基于 DDS 的跳頻信號,圖 6 給出各個控制信號的仿真結果。表 2 中給出圖 6 中不同頻率控制字所對應的正弦信號的頻率與理論值的對比,可以看出本設計的 DDS 與理論值的誤差較小。由于 ROM 中存儲的點數較少,更加節省資源。

04、結束語

在 FPGA 硬件平臺下設計基于 DDS 的跳頻信號產生系統,不僅實現了對大量數據的快速運算,提高了仿真速度,而且可以更靈活地、重復地對系統的參數進行優化配置,便于提高跳頻系統的性能。本文所設計的 DDS,結構簡單、硬件資源占用率少,且產生頻率相對準確。根據對所需跳頻信號精確度要求的不同,合理配置參數,協調硬件資源與頻率準確之間的矛盾關系,最終實現跳頻系統的最優配置。
編輯:hfy


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21798

    瀏覽量

    606065
  • DDS
    DDS
    +關注

    關注

    21

    文章

    636

    瀏覽量

    152943
  • 加法器
    +關注

    關注

    6

    文章

    183

    瀏覽量

    30234
  • 跳頻通信
    +關注

    關注

    0

    文章

    13

    瀏覽量

    10483
收藏 人收藏

    評論

    相關推薦

    調制在音頻信號處理中的應用

    調制在音頻信號處理中扮演著至關重要的角色。以下是調制在音頻信號處理中的具體應用及其作用: 一、調制的基本原理 調制是將一種信號(稱為基帶信號)轉換為另一種適合傳輸或處理的
    的頭像 發表于 01-21 09:36 ?121次閱讀

    駐波對音頻信號的影響

    兩個相同頻率但相位相反的波相遇時產生的干涉現象。在音頻信號中,這通常發生在聲波從聲源發出后,遇到墻壁或其他障礙物并反射回來時。如果反射波與原始波的頻率相同,它們就會相互疊加,形成駐波。 駐波對音頻信號的影響
    的頭像 發表于 12-30 15:34 ?304次閱讀

    頻信號分析方法 高頻測試如何提高效率

    頻信號分析方法主要包括以下幾種: FFT分析 :FFT分析是對高頻信號的頻率進行分析、信號解析、合成和顯示的方法。它是一種將信號從時域轉化
    的頭像 發表于 12-23 09:54 ?376次閱讀

    多通道相參且相位可調射頻信號產生系統

    多通道相參且相位可調信號產生系統隨著無線通信、雷達、頻譜管理等技術的快速發展,精密信號處理對多通道相參信號源的需求顯著增長。多通道相參
    的頭像 發表于 12-05 01:05 ?428次閱讀
    多通道相參且相位可調射<b class='flag-5'>頻信號</b><b class='flag-5'>產生</b><b class='flag-5'>系統</b>

    HDMI熱插拔原理及信號解析

    和智能格式與控制命令數據。在實際應用中,HDMI接口的熱插拔功能為用戶提供了極大的便利,允許在不關閉系統電源的情況下插拔HDMI線,而不會對設備造成損壞。本文將深入探討HDMI熱插拔的原理及其信號解析
    的頭像 發表于 10-10 15:35 ?2062次閱讀

    高壓放大器在射頻信號傳感特性測試系統研究中的應用

    測試系統。激光器產生激光經過射頻電場傳感,在其內部發生電光調制和偏振干涉,經過調制的光信號在光電探測器處進行電光轉換,輸出傳輸至示波器來表達射頻信號傳感的輸出。采用
    的頭像 發表于 10-08 14:26 ?265次閱讀
    高壓放大器在射<b class='flag-5'>頻信號</b>傳感特性測試<b class='flag-5'>系統</b>研究中的應用

    dds數字頻率是怎么合成的 DDS數字頻率信號發生器的設計

    DDS(Direct Digital Synthesizer,直接數字頻率合成器)是一種廣泛應用于現代電子系統的頻率合成技術,它通過數字方式直接產生各種頻率的信號,具有高精度、高分辨率
    的頭像 發表于 10-06 15:33 ?775次閱讀

    PCM5121高頻信號產生的原因?

    在PCM5121 OUTL&amp;OUTR串10uF,并上100nF時,輸出所有信號都會疊加一個400-500khz的高頻正弦波?當將100nF去掉,或者在10uF串100R電阻時,此高頻信號消失。請問產生此高
    發表于 09-29 06:51

    模擬音頻信號是由什么組成的

    模擬音頻信號是由聲波的模擬表示組成的。 模擬音頻信號的基本概念 模擬音頻信號是一種連續變化的信號,它能夠準確地表示聲音波形的幅度和相位。與數字音頻信
    的頭像 發表于 08-25 15:47 ?918次閱讀

    頻信號通常包括哪些聲音信號

    頻信號是指通過聲音傳輸的信號,它包含了各種不同的聲音信號。以下是對音頻信號中常見的聲音信號的介紹: 語音
    的頭像 發表于 08-25 15:43 ?1617次閱讀

    調相信號經過鉗位電路后產生了同頻信號,原因是什么?

    請教一個問題:調相信號經過鉗位電路后產生了同頻信號,原因是什么?如何解決
    發表于 08-16 07:59

    調頻收音機中頻信號頻率的選擇

    信號。中頻信號的頻率對于調頻收音機的性能和接收效果有著重要的影響。 一、調頻收音機的基本原理 1.1 調頻信號產生 調頻信號是一種調制
    的頭像 發表于 08-06 10:05 ?1384次閱讀

    頻信號處理電路的特征 影碟機中的音頻信號處理電路詳解

    頻信號處理電路是專門設計來處理音頻信號的電子電路,它們可以用于放大、濾波、調制、解調、編碼、解碼等多種用途。
    的頭像 發表于 05-01 15:46 ?1567次閱讀
    音<b class='flag-5'>頻信號</b>處理電路的特征 影碟機中的音<b class='flag-5'>頻信號</b>處理電路詳解

    頻信號發生器如何調節電壓?

    頻信號發生器是一種用于產生不同頻率、幅度和波形類型的信號的儀器。調節低頻信號發生器的電壓變化是指改變輸出信號的電壓幅度。以下是關于如何調節
    的頭像 發表于 04-26 09:07 ?606次閱讀
    低<b class='flag-5'>頻信號</b>發生器如何調節電壓?

    放大音頻信號用什么濾波器

    放大音頻信號用什么濾波器? 放大音頻信號的濾波器通常使用低通濾波器或帶通濾波器。下面是一個詳細解釋: 音頻信號放大器是一個設備,主要用于增加音頻信號的振幅,以便在音頻
    的頭像 發表于 03-28 17:33 ?2098次閱讀
    百家乐的规则博彩正网| 博之道百家乐技巧| 立即博百家乐的玩法技巧和规则| 大发888 m摩卡游戏| 百家乐官网怎么才会赢| 木星百家乐官网的玩法技巧和规则 | 红9百家乐官网的玩法技巧和规则| 网络百家乐漏洞| 丹阳棋牌游戏中心| 太阳城百家乐官网杀祖玛| 百家乐视频游戏盗号| 大发888娱乐城下| 百家乐官网投注软件有用吗| 百家乐用什么平台| 顶级赌场官方网站| 百家乐官网赌场赌场平台| 现金百家乐破解| 巴楚县| 阴宅24水口| 大发888娱乐城34| 赌博百家乐官网下载| 网上百家乐导航| 百家博国际娱乐城| 百家乐官网必胜方法如果你还想继续不看可能后悔一生 | 任你博百家乐官网的玩法技巧和规则| 百家乐路技巧| 百家乐官网下注口诀| 电子百家乐官网规则| 大发888娱乐场下载dafaylcdown| 百家乐官网玩法最多的娱乐城| 百家乐塑料扑克牌盒| 资源县| 澳门百家乐打法百家乐破解方法 | 好用百家乐分析软件| 豪门娱乐网| 爱拼百家乐官网的玩法技巧和规则| 大发888大奖| A8百家乐官网赌场娱乐网规则 | 百家乐官网烫金筹码| 百家乐赌神| 百家乐官网视频小游戏|