衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

DSP48的演變史

FPGA技術驛站 ? 來源:Lauren的FPGA ? 作者:Lauren ? 2020-10-30 17:16 ? 次閱讀

DSP48最早出現在XilinxVirtex-4 FPGA中,但就乘法器而言,Virtex-II和Virtex-II Pro中就已經有了專用的18x18的乘法器,不過DSP48可不只是乘法器,其功能更加多樣化。DSP48基本結構如下圖所示(圖片來源:ug073, Figure 2-1)。DSP48中的核心單元是18x18的乘法器。從圖中不難看出,DSP48可實現基本數學函數P=Z±(X+Y+CIN)。這里X、Y和Z是圖中3個MUX的輸出。根據圖中MUX的輸入,上述數學函數可以變為P=A*B+C或P=A*B+PCIN,后者需用級聯DSP48。因為PCIN和PCOUT是專用走線相連。同時,與Virtex-II不同,Virtex-II中,相鄰的DSP48和Block RAM共享互連資源,而在Virtex-4中,DSP48和Block RAM有獨立的布線資源。

此外,從資源角度看,Virtex-4SX55包含的DSP48最多,一共8列512個DSP48,在全流水模式下,可運行到的最高頻率為500MHz。

在Virtex-5中,引入了增強型DSP48,稱之為DSP48E,其基本結構如下圖所示(圖片來源ug193, Figure 1-1)。這種增強體現在以下幾點:乘法器變為25x18;A端口變為30位,其中低25位可用于乘法器的輸入,A和B可拼接為48位,從而可實現{A,B}+C(兩個48位數據相加);乘法器之后不再是簡單的累加器,而是功能更為多樣的ALU(算術邏輯單元),可實現算術運算和邏輯運算。這里特別介紹一下ALU,ALU支持SIMD功能(Single InstructionMultiple Data),使得ALU可配置為2個24位的加法器或者4個12位的加法器。從資源角度看,Virtex-5 SX240T包含的DSP48E最多,共1056個,在全流水模式下,可運行到的最高頻率為550MHz。

在Virtex-6和7系列FPGA中,DSP48E功能進一步增強,稱之為DSP48E1,其基本結構如下圖所示(圖片來源ug369, Figure 1-1)。最顯著的變化是在DSP48E中添加了預加器(可實現25位的加法運算),這對于系數對稱的濾波器而言非常有利,可將乘法器資源減半。

在UltraScale和UltraScale Plus系列FPGA中,引入了DSP48E2,其基本結構如下圖所示(圖片來源ug579,Figure 2-1)。相比于DSP48E1,其中的乘法器變為27x18,端口D的位寬也由25位變為27位,這樣預加器可支持27位的加法運算。預加器的輸出可同時送給乘法器的兩個輸入端口,從而很容易實現平方運算。同時,增加了一個MUX,對應圖中的W。ALU可實現Z+W+X+Y。

對比DSP48、DSP48E、DSP48E1和DSP48E2,如下表所示。

Tcl之$$a 80%的概率...... AI Engine到底是什么?

ACAP不可不知的幾個基本概念

嵌套的for循環,到底對哪個執行pipeline更好

HLS中循環的并行性(2)

HLS中循環的并行性(1)

HLS優化方法DATAFLOW你用了嗎

HLS中如何控制流水程度

Vivado HLS學習資料有哪些

如何查看可綜合C代碼的中間結果

如何在C代碼中插入移位寄存器

HLS IP Library? HLS Math Library:csim ?C/RTL co-sim(2) HLS Math Library:csim ?C/RTL co-sim(1) 用Tcl實現Vivado設計全流程(1) 借助Elaborated Design優化RTL代碼 (a-b)^2如何高效實現? 如何快速找到組合邏輯生成的時鐘 并行加法的高效實現 加法樹還是加法鏈?

兩個數相加,三個數相加有什么不同

加法運算很簡單? AXI-4 Lite與AXI-4 Memory Mapped有什么區別? 深入理解AXI-4 Memory Mapped 接口協議 AXI是Interface還是Bus? 如何閱讀時序報告 時序報告要看哪些指標 如何使set_max_delay不被覆蓋 一些小巧的IP IP是用DCP還是XCI? 如果使用第三方綜合工具,Xilinx IP… IP生成文件知多少 IP的約束需要處理嗎? IP為什么被Locked? copy_ip你用過嗎? IP是XCI還是XCIX 如何降低OSERDES/CLK和CLKDIV的Clock Skew 如何獲取Device DNA 談談設計復用 過約束到底怎么做 時序收斂之Baseline 什么情況下要用OOC綜合方式 異步跨時鐘域電路該怎么約束 如何復用關鍵路徑的布局布線信息 Vivado學習資料有哪些? 異步跨時鐘域電路怎么設計 ECO都有哪些應用 FPGA中的CLOCK REGION和SLR是什么含義 FPGA中的BEL, SITE, TILE是什么含義 約束文件有哪些 如何高效復用Block的位置信息? 如何復用關鍵寄存器的位置信息 部分可重配置都生成哪些.bit文件 VIO你用對了嗎 Device視圖下能看到什么 Schematic視圖下能看到什么 都是pin,有什么區別 都是net,有什么區別 如何快速查找目標cell 學習筆記:深度學習與INT8 學習筆記:多層感知器 學習筆記:單層感知器的局限性 學習筆記:單層感知器基礎知識 學習筆記:神經網絡學習算法 學習筆記:神經網絡模型 學習筆記:ReLU的各種變形函數 學習筆記:神經元模型(2) 學習筆記:神經元模型(1) 學習筆記:深度學習之“深” 學習筆記:深度學習之“學習” 學習筆記:人工智能機器學習和深度學習 2019文章匯總

責任編輯:xj

原文標題:DSP48演變史

文章出處:【微信公眾號:Lauren的FPGA】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • dsp
    dsp
    +關注

    關注

    554

    文章

    8059

    瀏覽量

    350464
  • Xilinx
    +關注

    關注

    71

    文章

    2171

    瀏覽量

    122153
  • FGPA
    +關注

    關注

    1

    文章

    25

    瀏覽量

    16058

原文標題:DSP48演變史

文章出處:【微信號:Lauren_FPGA,微信公眾號:FPGA技術驛站】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    電動汽車的SiC演變和GaN革命

    電子發燒友網站提供《電動汽車的SiC演變和GaN革命.pdf》資料免費下載
    發表于 01-24 14:03 ?0次下載
    電動汽車的SiC<b class='flag-5'>演變</b>和GaN革命

    DSP平臺與RTB的關系

    隨著數字廣告行業的迅猛發展,程序化購買(Programmatic Buying)已經成為廣告主和媒體公司的重要工具。在這一領域中,需求方平臺(Demand-Side Platform,簡稱DSP
    的頭像 發表于 11-04 14:26 ?375次閱讀

    施耐德旁路軟起動ATS48用戶手冊

    施耐德旁路軟起動ATS48用戶手冊
    發表于 10-18 09:49 ?0次下載

    雙核dsp和單核dsp的區別

    雙核DSP(Digital Signal Processor,數字信號處理器)與單核DSP在多個方面存在顯著差異,這些差異主要體現在處理能力、任務分配、資源利用以及適用場景等方面。 一、處理能力 雙
    的頭像 發表于 09-24 16:14 ?1050次閱讀

    48芯室外光纜 gyta-48b1.3是什么線

    48芯室外光纜GYTA-48B1.3是一種高性能的通信光纜,主要用于長途通信、局間通信、骨干網、城域網、接入網、CATV和計算機傳輸系統等場景。以下是對該光纜的詳細解析: 一、光纜概述
    的頭像 發表于 08-20 10:08 ?1623次閱讀

    簡述半導體材料的發展

    半導體材料的發展是一段漫長而輝煌的歷程,它深刻地影響了現代信息社會的發展軌跡。從最初的發現到如今的廣泛應用,半導體材料經歷了從第一代到第三代的演變,每一次進步都帶來了技術上的巨大飛躍。
    的頭像 發表于 08-15 16:03 ?1972次閱讀

    48芯光纜終端盒 48芯光纖配線架 使用環境要求

    48芯光纜終端盒(48芯光纖配線架)使用環境要求 48芯光纜終端盒使用環境要求: 光纜終端盒不適合于露天使用,如要使用,應采取保護措施。如需特殊規格可根據客戶要求定做。 工作溫度:-25
    的頭像 發表于 07-30 17:11 ?453次閱讀
    <b class='flag-5'>48</b>芯光纜終端盒 <b class='flag-5'>48</b>芯光纖配線架 使用環境要求

    DC48V EMC設計標準電路

    DC48V EMC設計標準電路
    發表于 07-26 11:39 ?10次下載

    三菱電機功率器件發展

    三菱電機從事功率半導體開發和生產已有六十多年的歷史,從早期的二極管、晶閘管,到MOSFET、IGBT和SiC器件,三菱電機一直致力于功率半導體芯片技術和封裝技術的研究探索,本篇章帶你了解三菱電機功率器件發展
    的頭像 發表于 07-24 10:17 ?745次閱讀
    三菱電機功率器件發展<b class='flag-5'>史</b>

    Vivado 使用Simulink設計FIR濾波器

    為30.72MHz的15階8M低通濾波器。File – Export 將設計好的濾波器系數Num導出到Workspace。 2.系數處理 由于系數都是小數,需要重新量化,以充分利用dsp48的精度
    發表于 04-17 17:29

    特斯拉Cybertruck的48V電池系統技術

    特斯拉Cybertruck是一款正在意義48V純電車型,特斯拉不僅在Cybertruck上采用48V,包括model y ,Semi等都采用48V,比較有意思的是,特拉斯為了教同行如何使用48
    發表于 03-29 10:13 ?2077次閱讀
    特斯拉Cybertruck的<b class='flag-5'>48</b>V電池系統技術

    交換機芯片架構的演變

    交換機芯片架構的演變是隨著網絡技術的發展和數據處理需求的增長而逐步推進的。
    的頭像 發表于 03-26 15:03 ?845次閱讀

    想聽聽48和大對數光纜的排序?

    48芯光纜和大對數光纜都是光纜中的一種,它們的區別在于芯數不同。48芯光纜指的是光纜中包含48根光纖,而大對數光纜則是指光纜中芯數超過了48芯。 在實際的光纜應用中,不同芯數的光纜需要
    的頭像 發表于 03-12 10:44 ?706次閱讀

    電阻柜的發展

    電阻柜發展
    的頭像 發表于 03-08 15:22 ?515次閱讀

    Versal FPGA中的浮點計算單元DSPFP32介紹

    Versal FPGA中最新的DSP原語DSP58,它在最新的DSP48版本上已經有了許多改進,主要是從27x18有符號乘法器和48位后加法器增加到了27x24和58位。
    的頭像 發表于 02-22 09:22 ?1515次閱讀
    Versal FPGA中的浮點計算單元DSPFP32介紹
    博9网娱乐| 百家乐开户送彩金28| 博E百百家乐官网娱乐城| 大赢家娱乐城信誉| 百家乐庄家出千内幕| 赌博百家乐官网趋势把握| 淮安市| 战神国际娱乐城| 八大胜国际娱乐| 大发888体育场| 百家乐最新心得| 电玩城百家乐官网技巧| 百家乐官网投注方法多不多 | 立博网| 白金会娱乐场怎么样| 大发888 com| 百家乐大路图| 百樂坊百家乐官网的玩法技巧和规则| 百利宫百家乐官网现金网| 百家乐官网摇色子网站| 棋牌网| 大发888下载 17| 盐城棋牌游戏中心| 千亿国际| 大发888电话多少| 大发888什么赢钱快| 大发888认识的见解| 北川| 新葡京娱乐城开户| 百家乐官网声音不印网| 百家乐官网发牌牌规| 百家乐分析软件下| 大发888娱乐平台 游戏| 美国太阳城养老社区| 二八杠怎么玩| 大发888游戏黄金之旅| 大发888游戏平台hg dafa 888 gw| 乐天堂在线投注| 开花财娱乐城| 百家乐官网美女视频| 百家乐官网8点直赢|