衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Allegro布局布線技巧

strongerHuang ? 來源:EDA365電子論壇 ? 作者:EDA365電子論壇 ? 2020-11-29 10:55 ? 次閱讀

Cadence Allegro現在幾乎成為高速板設計中實際上的工業標準,最新版本是2011年5月發布的Allegro 16.5。和它前端產品 Capture 的結合,可完成高速、高密度、多層的復雜 PCB 設計布線工作。Allegro 有著操作方便、接口友好、功能強大(比如仿真方面,信號完整性仿真、電源完整性仿真都能做。)、整合性好等諸多優點,在做pcb高速板方面牢牢占據著霸主地位,這個世界上60%的電腦主板40%的手機主板可都是拿Allegro畫的,廣泛地用于通信領域和PC行業, 它被譽為是高端PCB工具中的流行者。

1、高頻信號布線時要注意哪些問題?

答:1.信號線的阻抗匹配;2.與其他信號線的空間隔離;3.對于數字高頻信號,差分線效果會更好。

2、在布板時,如果線密,孔就可能要多,當然就會影響板子的電氣性能,請問怎樣提高板子的電氣性能?

答:對于低頻信號,過孔不要緊,高頻信號盡量減少過孔。如果線多可以考慮多層板。

3、是不是板子上加的去耦電容越多越好?

答:去耦電容需要在合適的位置加合適的值。例如,在你的模擬器件的供電端口就進加,并且需要用不同的電容值去濾除不同頻率的雜散信號。

4、一個好的板子它的標準是什么?

答:布局合理、功率線功率冗余度足夠、高頻阻抗阻抗、低頻走線簡潔。

5、通孔和盲孔對信號的差異影響有多大?應用的原則是什么?

答:采用盲孔或埋孔是提高多層板密度、減少層數和板面尺寸的有效方法,并大大減少了鍍覆通孔的數量。但相比較而言,通孔在工藝上好實現,成本較低,所以一般設計中都使用通孔。

6、在涉及模擬數字混合系統的時候,有人建議電層分割,地平面采取整片敷銅,也有人建議電地層都分割,不同的地在電源源端點接,但是這樣對信號的回流路徑就遠了,具體應用時應如何選擇合適的方法?

答:如果你有高頻>20MHz 信號線,并且長度和數量都比較多,那么需要至少兩層給這個模擬高頻信號。一層信號線,一層大面積地,并且信號線層需要打足夠的過孔到地。這樣的目的是:

1、對于模擬信號,這提供了一個完整的傳輸介質和阻抗匹配;

2、地平面把模擬信號和其他數字信號進行隔離;

3、地回路足夠小,因為你打了很多過孔,地有是一個大平面。

7、在電路板中,信號輸入插件在PCB最左邊沿,MCU在靠右邊,那么在布局時是把穩壓電源芯片放置在源靠近接插件(電源 IC輸出5V經過一段比較長的路徑才到達MCU),源還是把電源IC放置到中間偏右(電源IC的輸出5V的線到達MCU就比較短,但輸入電源段線就經過比較長一段PCB板)?或是有更好的布局?

答:首先你的所謂信號輸入插件是否是模擬器件?如果是是模擬器件,建議你的電源布局應盡量不影響到模擬部分的信號完整性.因此有幾點需要考慮:

(1)首先你的穩壓電源芯片是否是比較干凈,紋波小的電源.對模擬部分的供電,對電源的要求比較高;

(2)模擬部分和你的MCU是否是一個電源,在高精度電路的設計中,建議把模擬部分和數字部分的電源分開;

(3)對數字部分的供電需要考慮到盡量減小對模擬電路部分的影響。

8、在高速信號鏈的應用中,對于多ASIC都存在模擬地和數字地,究竟是采用地分割,還是不分割地?既有準則是什么?哪種效果更好?

答:迄今為止沒有定論。一般情況下你可以查閱芯片的手冊。ADI 所有混合芯片的手冊中都是推薦你一種接地的方案,有些是推薦公地、有些是建議隔離地。這取決于芯片設計。

9、何時要考慮線的等長?如果要考慮使用等長線的話,兩根信號線之間的長度之差最大不能超過多少?如何計算?

答:差分線計算思路:如果你傳一個正弦信號,你的長度差等于它傳輸波長的一半是,相位差就是180度,這時兩個信號就完全抵消了。所以這時的長度差是最大值。以此類推,信號線差值一定要小于這個值。

10、高速中的蛇形走線,適合在那種情況?有什么缺點沒,比如對于差分走線,又要求兩組信號是正交的。

答:蛇形走線,因為應用場合不同而具不同的作用:

(1)如果蛇形走線在計算機板中出現,其主要起到一個濾波電感和阻抗匹配的作用,提高電路的抗干擾能力。計算機主機板中的蛇形走線,主要用在一些時鐘信號中,如PCI-Clk,AGPCIK,IDE,DIMM 等信號線。

(2)若在一般普通 PCB 板中,除了具有濾波電感的作用外,還可作為收音機天線的電感線圈等等。如 2.4G 的對講機中就用作電感。

(3)對一些信號布線長度要求必須嚴格等長,高速數字 PCB 板的等線長是為了使各信號的延遲差保持在一個范圍內,保證系統在同一周期內讀取的數據的有效性(延遲差超過一個時鐘周期時會錯讀下一周期的數據)。如INTELHUB架構中的 HUBLink,一共 13 根,使用 233MHz 的頻率,要求必須嚴格等長,以消除時滯造成的隱患,繞線是惟一的解決辦法。

一般要求延遲差不超過 1/4 時鐘周期,單位長度的線延遲差也是固定的,延遲跟線寬、線長、銅厚、板層結構有關,但線過長會增大分布電容和分布電感,使信號質量有所下降。所以時鐘 IC 引腳一般都接端接,但蛇形走線并非起電感的作用。相反地,電感會使信號中的上升沿中的高次諧波相移,造成信號質量惡化,所以要求蛇形線間距最少是線寬的兩倍。信號的上升時間越小,就越易受分布電容和分布電感的影響。

(4)蛇形走線在某些特殊的電路中起到一個分布參數的 LC 濾波器的作用。

11、在設計PCB時,如何考慮電磁兼容EMC/EMI,具體需要考慮哪些方面?采取哪些措施?

答:EMI/EMC 設計必須一開始布局時就要考慮到器件的位置,PCB 疊層的安排,重要聯機的走法,器件的選擇等。

例如時鐘產生器的位置盡量不要靠近對外的連接器,高速信號盡量走內層并注意特性阻抗匹配與參考層的連續以減少反射,器件所推的信號之斜率(slew rate)盡量小以減低高頻成分,選擇去耦合(decoupling/bypass)電容時注意其頻率響應是否符合需求以降低電源層噪聲。

另外,注意高頻信號電流之回流路徑使其回路面積盡量小(也就是回路阻抗loop impedance盡量小)以減少輻射。還可以用分割地層的方式以控制高頻噪聲的范圍。

最后,適當的選擇PCB 與外殼的接地點(chassis ground)。

12、請問射頻寬帶電路PCB的傳輸線設計有何需要注意的地方?傳輸線的地孔如何設置比較合適,阻抗匹配是需要自己設計還是要和PCB加工廠家合作?

答:這個問題要考慮很多因素。比如 PCB 材料的各種參數,根據這些參數最后建立的傳輸線模型,器件的參數等。阻抗匹配一般要根據廠家提供的資料來設計。

13、在模擬電路和數字電路并存的時候,如一半是FPGA單片機數字電路部分,另一半是DAC和相關放大器的模擬電路部分。各種電壓值的電源較多,遇到數模雙方電路都要用到的電壓值的電源,是否可以用共同的電源,在布線和磁珠布置上有什么技巧?

答:一般不建議這樣使用,這樣使用會比較復雜,也很難調試。

14、在進行高速多層PCB設計時,關于電阻電容等器件的封裝的選擇的,主要依據是什么?常用那些封裝,能否舉幾個例子。

答:0402 是手機常用;0603 是一般高速信號的模塊常用;依據是封裝越小寄生參數越小,當然不同廠家的相同封裝在高頻性能上有很大差異。建議你在關鍵的位置使用高頻專用元件。

15、一般在設計中雙面板是先走信號線還是先走地線?

答:這個要綜合考慮.在首先考慮布局的情況下,考慮走線。

16、在進行高速多層PCB設計時,最應該注意的問題是什么?能否做詳細說明問題的解決方案。

答:最應該注意的是你設計,就是信號線、電源線、地、控制線這些你是如何劃分在每個層的。一般的原則是模擬信號和模擬信號地至少要保證單獨的一層。電源也建議用單獨一層。

17、請問具體何時用2層板,4層板,6層板在技術上有沒有嚴格的限制(除去體積原因)?是以CPU的頻率為準還是其和外部器件數據交互的頻率為準?

答:采用多層板首先可以提供完整的地平面,另外可以提供更多的信號層,方便走線。對于CPU 要去控制外部存儲器件的應用,應以交互的頻率為考慮,如果頻率較高,完整的地平面是一定要保證的,此外信號線最好要保持等長

18 、PCB布線對模擬信號傳輸的影響如何分析,如何區分信號傳輸過程中引入的噪聲是布線導致還是運放器件導致?

答:這個很難區分,只能通過 PCB 布線來盡量減低布線引入額外噪聲。

19、對高速多層PCB來說,電源線、地線和信號線的線寬設置為多少是合適的,常用設置是怎樣的,能舉例說明嗎?例如工作頻率在300Mhz的時候該怎么設置?

答:300MHz 的信號一定要做阻抗仿真計算出線寬和線和地的距離;電源線需要根據電流的大小決定線寬地在混合信號PCB時候一般就不用“線”了,而是用整個平面,這樣才能保證回路電阻最小,并且信號線下面有一個完整的平面。

20、請問怎樣的布局才能達到最好的散熱效果?

答:PCB 中熱量的來源主要有三個方面:

(1)電子元器件的發熱;

(2)PCB本身的發熱;

(3)其它部分傳來的熱。在這三個熱源中,元器件的發熱量最大,是主要熱源,其次是 PCB 板產生的熱,外部傳入的熱量取決于系統的總體熱設計,暫時不做考慮。那么熱設計的目的是采取適當的措施和方法降低元器件的溫度和 PCB 板的溫度,使系統在合適的溫度下正常工作。主要是通過減小發熱,和加快散熱來實現。

責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • allegro
    +關注

    關注

    42

    文章

    662

    瀏覽量

    145538
  • 布局布線
    +關注

    關注

    1

    文章

    88

    瀏覽量

    15196
  • 高頻信號
    +關注

    關注

    1

    文章

    141

    瀏覽量

    21755

原文標題:Allegro 布局布線技巧 20 問,你能回答幾個?

文章出處:【微信號:strongerHuang,微信公眾號:strongerHuang】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    104條關于PCB布局布線的小技巧

    在電子產品設計中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現在,雖然有很多軟件可以實現PCB自動布局布線。但
    的頭像 發表于 01-07 09:21 ?332次閱讀
    104條關于PCB<b class='flag-5'>布局</b><b class='flag-5'>布線</b>的小技巧

    SAR ADC如何做好布線布局

    SAR ADC如何做好布線布局
    發表于 12-17 08:27

    Vivado之實現布局布線流程介紹

    一、前言 本文將介紹Vivado進行綜合,以及布局布線的內部流程,熟悉該流程后結合Settings中對應的配置選項,對于時序收斂調試將更具有針對性。 二、Implementation(實現) 實現
    的頭像 發表于 12-06 09:08 ?730次閱讀
    Vivado之實現<b class='flag-5'>布局</b><b class='flag-5'>布線</b>流程介紹

    Allegro Package Designer Plus中設置Degassing向導

    ? Cadence Allegro Package Designer Plus提供了一個完整的原理圖驅動的封裝基板布局布線環境。用于FlipChip,Wirebonding,SiP模塊等多種形式
    的頭像 發表于 11-21 10:57 ?483次閱讀
    <b class='flag-5'>Allegro</b> Package Designer Plus中設置Degassing向導

    在DSP上實現DDR2 PCB布局布線

    電子發燒友網站提供《在DSP上實現DDR2 PCB布局布線.pdf》資料免費下載
    發表于 10-15 09:16 ?3次下載
    在DSP上實現DDR2 PCB<b class='flag-5'>布局</b><b class='flag-5'>布線</b>

    Cadence Allegro 17.4PCB阻抗分析功能操作說

    Cadence Allegro 17.4布線阻抗分析可以讓工程師能直觀的分析出阻抗的具體情況,能夠評估每根走線上的阻抗變化情況,對工程師衡量信號的質量起著關鍵性的作用。
    發表于 09-23 17:11 ?4次下載

    求助,關于模擬電路的PCB布線布局問題求解

    希望可以提供一份關于放大器的布局布線方面的指導文檔。另,我有一塊使用LM386做成的兩層放大板,現需要改為四層板,中間兩層為電源和地。這樣做,會不會產生什么不良影響。
    發表于 09-11 08:08

    AM62Ax/AM62Px LPDDR4 電路板設計和布局布線指南

    電子發燒友網站提供《AM62Ax/AM62Px LPDDR4 電路板設計和布局布線指南.pdf》資料免費下載
    發表于 09-09 11:10 ?4次下載
    AM62Ax/AM62Px LPDDR4 電路板設計和<b class='flag-5'>布局</b><b class='flag-5'>布線</b>指南

    高速ADC PCB布局布線技巧分享

    在高速模擬信號鏈設計中,印刷電路板(PCB)布局布線需??要考慮許多選項,有些選項比其它選項更重要,有些選項??則取決于應用。最終的答案各不相同,但在所有情況下,??設計工程師都應盡量消除最佳做法
    的頭像 發表于 07-24 08:42 ?921次閱讀
    高速ADC PCB<b class='flag-5'>布局</b><b class='flag-5'>布線</b>技巧分享

    非常實用的PCB布局布線規則,畫出美而高性能的板子

    )器件去藕規則 ① 在印制版上增加必要的去藕電容,濾除電源上的干擾信號,使電源信號穩定。 在多層板中,對去藕電容的位置一般要求不太高,但對雙層板,去藕電容的布局及電源的布線方式將直接影響到整個系統
    發表于 07-17 15:43

    Cadence快板PCB培訓

    Allegro環境介紹Allegro環境設定 焊盤制作 元件封裝制作 電路板創建PCB疊層設置和網表導入 約束規則管理布局 布線 覆銅PCB設計后處理
    發表于 07-02 17:22 ?0次下載

    PCB布局布線技巧之功率回路

    一、布線布局和散熱問題功率電路通常包括控制電路、驅動電路和功率輸出三部分。其中功率輸出部分通常采用開光工作方式,這種工作方式會發生大電壓和大電流的突變,其可通過電源和信號線對相連接的電路產生干擾
    的頭像 發表于 06-27 08:10 ?2084次閱讀
    PCB<b class='flag-5'>布局</b><b class='flag-5'>布線</b>技巧之功率回路

    FPGA布局布線的可行性 FPGA布局布線失敗怎么辦

    隨著電子技術的進步.FPGA邏輯電路能完成的功能越來越多,同樣也帶來了一個很大的問題,即邏輯電路的規模越來越大,這意味著RTL代碼到FPGA的映射、布局布線所花費的時間也越來越長。
    的頭像 發表于 03-18 10:57 ?908次閱讀
    FPGA<b class='flag-5'>布局</b><b class='flag-5'>布線</b>的可行性 FPGA<b class='flag-5'>布局</b><b class='flag-5'>布線</b>失敗怎么辦

    PCB設計優化丨布線布局必須掌握的檢查項

    為確保電路板的性能和制造可行性,一般會通過規范檢查: 電氣規則、布線布局、元器件封裝、機械尺寸與定位,以及生產制造與裝配檢查、EMC/EMI合規性、DFM/DFA評估、文檔完整性 等,來降低后期
    的頭像 發表于 02-27 18:22 ?1922次閱讀
    PCB設計優化丨<b class='flag-5'>布線</b><b class='flag-5'>布局</b>必須掌握的檢查項

    PCB設計優化丨布線布局必須掌握的檢查項

    為確保電路板的性能和制造可行性,一般會通過規范檢查:電氣規則、布線布局、元器件封裝、機械尺寸與定位,以及生產制造與裝配檢查、EMC/EMI合規性、DFM/DFA評估、文檔完整性等,來降低后期制造
    發表于 02-27 18:19
    和田市| 百家乐高| 澳门赌百家乐能赢钱吗| 利博百家乐官网破解| 百家乐官网博彩免费体验金3| 新加坡百家乐官网规则| 做生意适合摆放龙龟吗| 百家乐稳赢玩法| 百家乐软件l柳州| 百家乐高返水| 仕達屋百家乐的玩法技巧和规则 | 百家乐现金网开户平台| 大发888在线体育官网| 百家乐官网桌布9人| 威尼斯人娱乐城好玩吗| 百家乐官网家居 | 宝马会娱乐城返水| 八卦24山叫什么意思是什么| 大发扑克网| 百家乐平台开发| 叙永县| 百家乐单机游戏下| 百家乐官网游戏下载| 大发888怎么代充| 百家乐官网定位胆技巧| 真人百家乐蓝盾赌场娱乐网规则 | 玩百家乐官网都是什么人| 做生意的摆件| 362百家乐的玩法技巧和规则| 金博士娱乐城备用网址| 百家乐官网投注平台导航网| 足球百家乐官网投注网出租| 百家乐代理荐| 大发888 df888| 百家乐官网园搏彩论坛| 百家乐官网娱乐场开户注册| 百家乐赌博牌路分析| 捕鱼棋牌游戏| 百家乐官网视频游戏中心| 百家乐官网出千桌| 百家乐机械投注法|