AMD即將發布基于7nm Zen3架構的第三代霄龍7003系列數據中心處理器(代號Milan),但是沒想到,第四代的猛料也被抖了出來,而且驚喜還在繼續。
據一貫專注硬件的推特博主@ExecutableFix,代號Genoa的四代霄龍將采用臺積電5nm工藝、Zen4架構,最多96核心192線程,支持12通道DDR5-5200內存、128條PCIe 5.0通道(雙路對外160條),熱設計功耗最高320W(可上調至400W),接口換成SP5 LGA6096。
今天又有一份關于Zen4核心的曝料出現,顯示有超過64個核心,每核心雙線程,支持57位虛擬內存尋址(最大容量128TB)、52位物理內存尋址(最大容量4TB)。
更驚喜的是,Zen4將會支持AVX-512、Bfloat16等新的指令集!
尤其是AVX-512,也得到了@ExecutableFix的確認。
AVX-512也就是AVX3,也就是“高級矢量擴展”,第一代AVX出現于Sandy Bridge二代酷睿,第二代AVX2誕生于2011年的四代酷睿(Haswell),最新的第三代則發布于2013年,最早用于至強產品線,目前已經下放到Ice Lake 10代酷睿、Tiger Lake 11代酷睿。
AVX、AVX2此前已得到AMD處理器的支持,AVX-512則一直是Intel的“專利”(盡管應用并不多),而接下來的AMD Zen4終于加入AVX-512,Intel無疑將失去已達獨特優勢。
當然,Intel說不定到時候已經有了第四代AVX-1024,畢竟不太可能讓死對手就這么追上自己。
另外,Bfload16指令集也相當重要,是人工智能、機器學習的一個基礎,Intel Cooper Lake三代可擴展至強和未來的Sapphire Rapids四代可擴展至強都支持。
責編AJX
-
處理器
+關注
關注
68文章
19408瀏覽量
231187 -
amd
+關注
關注
25文章
5499瀏覽量
134641 -
數據中心
+關注
關注
16文章
4859瀏覽量
72381
發布評論請先 登錄
相關推薦
RISC-V指令集概述
RISC-V的指令集位寬的幾點學習心得
學習RV32GC對比X86-32指令集的優勢思考
簡述微處理器的指令集架構
RISC-V和arm指令集的對比分析
RISC-V指令集的特點總結
RISCV的主流指令集有哪些?
復雜指令集和精簡指令集有什么區別
微處理器的指令集架構介紹
AMD將推出Zen5架構CPU,效能比Zen4快40%
CISC(復雜指令集)與RISC(精簡指令集)的區別
RISC-V基礎整數指令集
RISC-V開源指令集全面指南與解析
![RISC-V開源<b class='flag-5'>指令集</b>全面指南與解析](https://file1.elecfans.com/web2/M00/C4/FE/wKgaomXxBPqACmXLAAA5g2Xmss8864.png)
什么是RISC-V?RISC-V指令集的優勢
![什么是RISC-V?RISC-V<b class='flag-5'>指令集</b>的優勢](https://file1.elecfans.com/web2/M00/C2/9C/wKgZomXmhMuAE_I6AAAnPNhwGzc033.png)
評論