衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

怎么解決有關于data保存時間的時序錯誤?

電子工程師 ? 來源:XILINX開發者社區 ? 作者:XILINX開發者社區 ? 2021-04-10 09:43 ? 次閱讀

Q: 使用 zynq 器件, select io 解碼串行數據, data 和 clock 直接進入, 未進行其他處理, 綜合有關于 data 保存時間的時序錯誤, 請問什么問題? 實測接收功能基本正確

器件時序, 約束采用的是其中的 tframe = 1.3 - 1.9ns

6798edd6-998c-11eb-8b86-12bb97331649.png

67b41b10-998c-11eb-8b86-12bb97331649.png

67e93c0a-998c-11eb-8b86-12bb97331649.png

約束:

set_input_delay -clock [get_clocks rxDco_p] -clock_fall -min -add_delay -1.300 [get_ports rxData_n]

set_input_delay -clock [get_clocks rxDco_p] -clock_fall -max -add_delay -1.900 [get_ports rxData_n]

set_input_delay -clock [get_clocks rxDco_p] -min -add_delay -1.300 [get_ports rxData_n]

set_input_delay -clock [get_clocks rxDco_p] -max -add_delay -1.900 [get_ports rxData_n]

set_input_delay -clock [get_clocks rxDco_p] -clock_fall -min -add_delay -1.300 [get_ports rxData_p]

set_input_delay -clock [get_clocks rxDco_p] -clock_fall -max -add_delay -1.900 [get_ports rxData_p]

set_input_delay -clock [get_clocks rxDco_p] -min -add_delay -1.300 [get_ports rxData_p]

set_input_delay -clock [get_clocks rxDco_p] -max -add_delay -1.900 [get_ports rxData_p]

A: 應該是 set_input_delay 約束寫錯了

參考 vivado language template 的話,這個 data 接口符合 source synchronous--》 center aligned --》 DDR 的模板

其中參數

dv_bre = dv_bfe = 1.3ns

dv_are = dv_afe = (1/2 period - 1.9)ns

所以約束里的

-max 值是(1/2 period - 1.3)

-min 值是(1/2 period - 1.9)

Language template在 vivado 圖形界面 tools 菜單里。

關于 template 的介紹,可以先學習 inputdelay/output delay 的理論基礎,結合實踐琢磨一下,這套 template 使用的方法還是有點巧妙的

經驗是通過時序圖對比,找到最匹配的 template,確定里面對應參數的值,套用 template里面的約束模板就可以。

可以找出這個 source synchronous --》 centeraligned --》 DDR 模板,看里面的時序圖跟用戶手冊里的時序圖對比下

時序圖里沒有畫出 data 有效數據跟無效數據(就是陰影部分)的范圍,但 tFRAME 的值之所以是 1.3~1.9,就是因為 data 有有效數據跟無效數據范圍的原因,把時序圖的有效數據和無效數據范圍畫出來,就容易跟 template 里的時序圖進行匹配了。

原文標題:本周一問 | Select io 解串行數據, 時序約束不通過問題

文章出處:【微信公眾號:XILINX技術社區】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 數據
    +關注

    關注

    8

    文章

    7145

    瀏覽量

    89583
  • 時序設計
    +關注

    關注

    0

    文章

    21

    瀏覽量

    43942

原文標題:本周一問 | Select io 解串行數據, 時序約束不通過問題

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發者社區】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    求助,關于ADC124S021的時序疑問求解

    從datasheet后面的使用知道DIN在SCLK上升沿輸入,DOUT在SCLK下降沿輸出,而時序圖好像顯示的是DIN在時鐘下降沿輸入,DOUT則看不出來,現在只轉換IN2,但轉換結果都是0
    發表于 02-06 07:30

    dac7624 data output timing是做什么用的?

    1:請問左側的 data output timing 是做什么用的?右側的是寫數字輸入的時序吧。2:這款dac可以單純的用IO模擬時序通信吧3:這個t CSD 要求最大不能超過160ns 很多單片機都達不到吧。單純的翻轉下I
    發表于 01-01 07:52

    ADS5547, DAC8822時序圖上只有數據在寄存器之間轉換的時序,難道更新速率只和數據在寄存器之間轉換時間有關嗎?

    ADS5547, DAC8822時序圖上只有數據在寄存器之間轉換的時序,難道更新速率只和數據在寄存器之間轉換時間有關嗎?
    發表于 12-20 07:28

    EEPROM編程常見錯誤及解決方案

    、電流過大或寫入時序不正確等原因而損壞或不完整。 數據讀取錯誤 : 讀取EEPROM時,可能會因為芯片斷路、短路或內部擊穿等問題導致數據讀取失敗或讀取到錯誤的數據。 位翻轉錯誤 : 存
    的頭像 發表于 12-16 17:08 ?1411次閱讀

    求助,關于STM32H7 FMC模式1的NADV時序問題求解

    模式1中手冊上沒有寫關于NADV引腳的時序,但是cubemx生成的代碼有這個引腳。這個引腳的時序可以參考其它工作模式嗎?
    發表于 09-09 07:23

    DDR4時序參數介紹

    DDR4(Double Data Rate 4)時序參數是描述DDR4內存模塊在執行讀寫操作時所需時間的一組關鍵參數,它們直接影響到內存的性能和穩定性。以下是對DDR4時序參數的詳細解
    的頭像 發表于 09-04 14:18 ?3537次閱讀

    服務器錯誤是怎么回事?常見錯誤原因及解決方法匯總

    服務器錯誤是怎么回事?最常見的原因分有六個,分別是:硬件問題、軟件問題、網絡問題、資源耗盡、數據庫、文件權限問題。可以根據以下具體錯誤原因進行辨別,并選擇適合的解決方法。關于常見服務器原因及解決方法如下:
    的頭像 發表于 08-12 10:11 ?1627次閱讀

    深度解析FPGA中的時序約束

    建立時間和保持時間是FPGA時序約束中兩個最基本的概念,同樣在芯片電路時序分析中也存在。
    的頭像 發表于 08-06 11:40 ?806次閱讀
    深度解析FPGA中的<b class='flag-5'>時序</b>約束

    電容充、放電時間與哪些因素有關

    引言 電容是一種能夠存儲電荷的電子元件,廣泛應用于濾波、耦合、能量存儲、定時等電子電路中。電容的充放電時間是指電容從充滿電到完全放電所需的時間,或者從完全放電到充滿電所需的時間。 電容的基本特性
    的頭像 發表于 07-11 09:44 ?5387次閱讀

    FPGA 高級設計:時序分析和收斂

    、16ns、17ns、18ns,有兩條路徑能夠滿足要求,布局布線就會選擇滿足要求的兩條路徑之一。 圖 1 靜態時序分析模型 因此,有些說法是錯誤的,不分什么情況就說時序不收斂,其實在
    發表于 06-17 17:07

    歐姆龍plc斷電程序能保存多長時間?

    情況下,PLC的程序保存時間是一個非常重要的指標,因為它直接關系到工業生產過程中的連續性和穩定性。 本文將從以下幾個方面詳細介紹歐姆龍PLC斷電程序的保存時間: 歐姆龍PLC的存儲器類
    的頭像 發表于 06-11 16:35 ?2032次閱讀

    關于STM8S103K3的數據保存問題求解

    關于STM8S103K3的數據保存問題,我用STM8S103K3開發一套溫控板小批量投產,現在遇到的問題是,設置報警溫度有的時候不能保存(斷電后自動歸零),并不是都不保存有的就可以
    發表于 05-10 06:38

    FPGA工程的時序約束實踐案例

    詳細的原時鐘時序、數據路徑時序、目標時鐘時序的各延遲數據如下圖所示。值得注意的是數據路徑信息,其中包括Tco延遲和布線延遲,各級累加之后得到總的延遲時間
    發表于 04-29 10:39 ?921次閱讀
    FPGA工程的<b class='flag-5'>時序</b>約束實踐案例

    時序數據庫是什么?時序數據庫的特點

    時序數據庫是一種在處理時間序列數據方面具有高效和專門化能力的數據庫。它主要用于存儲和處理時間序列數據,比如傳感器數據、監控數據、物聯網數據和日志數據等。 時序數據庫的特點包括:? 1.
    的頭像 發表于 04-26 16:02 ?706次閱讀

    STM32 UART中斷接收每次都出現overun錯誤,為什么?

    ,長度太長。其實我已經在軟件避免了類似情況。 關于第一個猜測,已經排除。因為如果buffer不夠大。我的buffer開頭起碼保存了一部分數據吧。實際上沒有數據。 關于第二個,我的波特率才115200
    發表于 04-01 06:03
    水果机器| 扑克百家乐官网麻将筹码防伪| 大发8888娱乐城 真钱| 中国百家乐官网技巧软件| 大发888娱乐场备用| 百家乐官网园试玩| 彭水| 百家乐娱乐网备用网址| 温州市百家乐官网鞋业| 久盛国际娱乐场| 真人百家乐什么平台| 百家乐官网投注方法投资法| 卓达太阳城希望之洲| 澳门百家乐加盟| 百家乐官网群东方鸿运| 老虎机小游戏| 百家乐注册赠金| 百家乐官网投注平台导航网| 棋牌室名字| 永康百家乐官网赌博| 今晚六合彩开奖结果| 百家乐庄闲和各| 百家乐官网游戏网上投注| 皇冠在线娱乐城| 致胜百家乐软件| 钱隆百家乐官网分析| 百乐门| 百家乐技巧| 百家乐有破解的吗| 百家乐官网网投注| 立博足球投注网| 百利宫百家乐的玩法技巧和规则| 百家乐官网筹码套装100片| 百家乐官网庄闲收益率| 大发888为什么这么卡| 百家乐出千方法技巧| 新东方百家乐官网娱乐城| 百家乐官网的视频百家乐官网| TT娱乐城娱乐,| 太阳城的故事| 百家乐赌博在线娱乐|