衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

時序問題常見的跨時鐘域亞穩態問題

FPGA之家 ? 來源:CSDN博客 ? 作者:多喝hot水 ? 2021-06-18 15:28 ? 次閱讀

今天寫一下時序問題常見的跨時鐘域的亞穩態問題。

先說明一下亞穩態問題:

D觸發器有個明顯的特征就是建立時間(setup time)和保持時間(hold time)

如果輸入信號在建立時間和保持時間發生變化,則可能產生亞穩態,如果在時鐘上升沿也就是D觸發器采樣期間,輸入點評判斷為1則輸出為1,如果是0則輸出為0,另外一種情況就是在時鐘上升沿時,D在發生變化,在中間思考跳轉很久,但不知道Dinput跳到0還是1(此狀態出現概率非常低,但會出現)到下一個時鐘還沒有思考好是0還是1,沒有出現穩定狀態,這就是亞穩態。[1]

總結:在FPGA系統中,如果數據傳輸中不滿足觸發器的Tsu和Th不滿足,或者復位過程中復位信號的釋放相對于有效時鐘沿的恢復時間(recovery time)不滿足,就可能產生亞穩態,此時觸發器輸出端Q在有效時鐘沿之后比較長的一段時間處于不確定的狀態,在這段時間里Q端在0和1之間處于振蕩狀態,而不是等于數據輸入端D的值。這段時間稱為決斷時間(resolution time)。經過resolution time之后Q端將穩定到0或1上,但是穩定到0或者1,是隨機的,與輸入沒有必然的關系。[2]

總結亞穩態問題產生場景:1)跨時鐘域的信號傳輸,由于源信號時鐘與目的信號時鐘的相移未知,可能導致保持時間和建立時間條件不滿足,從而產生亞穩態現象。2)異步信號,最常見的為異步復位信號,由于異步信號不與觸發器同步時鐘同步,所以可能導致保持時間和建立時間條件不滿足,產生亞穩態現象。

(建立時間保持時間條件:數據在建立時間和保持時間保持穩定)

亞穩態導致的后果:

一般情況下亞穩態產生的后果為產生不可預知的數據,或者在前面所述亞穩態第三種情況可能導致系統崩潰。在數據表現方面來說會產生毛刺、突變等現象。影響系統后續的邏輯判斷和程序整體運行走向。

一般FPGA的建立時間和保持時間加起來為1ns左右,所以可以根據概率論來計算亞穩態產生的概率,也就是同步時鐘周期的倒數。

亞穩態的串擾,也就是D觸發器處于震蕩狀態時會影響后續觸發器的狀態,一般來說如果震蕩狀態不超過同步時鐘周期,也就不會串擾下一個觸發器導致下一個觸發器也產生振蕩,一般工程上來講串兩至三個觸發器基本就可以保證不串擾。(是可能不串擾,不是一定不串擾,串擾的可能性很小)

針對上述的亞穩態問題,常見的解決方法:

1)通過對異步信號邊沿提取實現異步信號同步處理,在邊沿提取過程中也要防止亞穩態串擾,進行多寄存器緩存減小亞穩態串擾的可能性。

2)通過FIFO實現異步信號同步處理。

3)對于異步時鐘通過異步復位同步釋放的方法實現亞穩態大可能的消除:

異步復位,同步釋放就是對異步復位時鐘進行兩次或兩次以上緩存,盡可能的減少亞穩態信號進入到系統內部。

在進行異步復位同步釋放的時候一定能夠要進行至少兩次緩存,這樣才能保證亞穩態串擾的可能性大大降低。

原文標題:【FPGA】幾種時序問題的常見解決方法

文章出處:【微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 時鐘
    +關注

    關注

    11

    文章

    1746

    瀏覽量

    131801
  • 時序設計
    +關注

    關注

    0

    文章

    21

    瀏覽量

    43942

原文標題:【FPGA】幾種時序問題的常見解決方法

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    JESD204B接口協議采用SUBCLASS1方案,在系統設計上遇到諸多問題求解決

    的,并且在不同的電壓,如何能保證到達各器件內部之后,仍能滿足建立保持時間要求呢?特別是DEVICE CLK采用2.5G的高頻情況下。如果以外部時鐘控制芯片去調整的話,即使在常溫下能保證DEVICE
    發表于 01-10 07:25

    一文解析時鐘傳輸

    采樣到的信號質量!最常用的同步方法是雙級觸發器緩存法,俗稱延遲打拍法。信號從一個時鐘進入另一個時鐘之前,將該信號用兩級觸發器連續緩存兩次,可有效降低因為
    的頭像 發表于 11-16 11:55 ?721次閱讀
    一文解析<b class='flag-5'>跨</b><b class='flag-5'>時鐘</b><b class='flag-5'>域</b>傳輸

    TPS65950實時時鐘時序補償分析

    電子發燒友網站提供《TPS65950實時時鐘時序補償分析.pdf》資料免費下載
    發表于 10-29 10:01 ?0次下載
    TPS65950實時<b class='flag-5'>時鐘</b><b class='flag-5'>時序</b>補償分析

    FPGA Verilog HDL有什么奇技巧?

    模塊的時序風險:在進行 design partition(設計劃分)時,如果前后兩個模塊時鐘不同,采用 register in(寄存器輸入)可能會引入
    發表于 09-12 19:10

    穩態電路的實現方式

    穩態電路是一種能夠維持兩種穩定狀態的電路,這兩種狀態通常是高電平和低電平。雙穩態電路在數字電路、時序邏輯電路和復雜數字系統中有著廣泛的應用。
    的頭像 發表于 08-29 09:47 ?740次閱讀

    極限失控的大模型使電力系統面臨的攻擊風險及應對措施

    分析大規模生成式預訓練模型(以下簡稱為大模型)發生極限失控、使電力系統面臨的攻擊風險及相關的應對措施,以期引起業內對這一風險的重視、討論與行動。基于大模型的現狀、發展趨勢以及它與人工智能反叛之間
    發表于 07-22 12:09 ?0次下載

    FPGA異步信號處理方法

    FPGA(現場可編程門陣列)在處理異步信號時,需要特別關注信號的同步化、穩定性以及潛在的亞穩態問題。由于異步信號可能來自不同的時鐘或外部設備,其到達時間和頻率可能不受FPGA內部時鐘
    的頭像 發表于 07-17 11:10 ?1278次閱讀

    電源時序常見故障維修

    電源時序器是一種用于控制多個電源設備按照特定順序開啟或關閉的設備,廣泛應用于音響、燈光、視頻等設備的控制中。然而,在使用過程中,電源時序器可能會出現各種故障。本文將介紹電源時序器的常見
    的頭像 發表于 07-08 14:14 ?3313次閱讀

    數字電路中的亞穩態是什么

    在數字電路的設計與實現中,亞穩態是一個不可忽視的現象。它可能由多種因素引發,對電路的穩定性和可靠性產生嚴重影響。本文將深入探討數字電路中亞穩態的概念、產生原因、影響以及應對策略,以期為讀者提供全面而深入的理解。
    的頭像 發表于 05-21 15:29 ?1408次閱讀

    Xilinx FPGA編程技巧之常用時序約束詳解

    虛假路徑,工具在進行時序分析的時候將會跳過對這組路徑的時序分析。這種路徑最常見于不同時鐘的寄存器數據傳輸,如下圖: 其約
    發表于 05-06 15:51

    FPGA工程的時序約束實踐案例

    詳細的原時鐘時序、數據路徑時序、目標時鐘時序的各延遲數據如下圖所示。值得注意的是數據路徑信息,其中包括Tco延遲和布線延遲,各級累加之后得到
    發表于 04-29 10:39 ?921次閱讀
    FPGA工程的<b class='flag-5'>時序</b>約束實踐案例

    Xilinx FPGA編程技巧之常用時序約束詳解

    SRC_GRP到DST_GRP之間的路徑不會影響時序性能,那么可以將這一組路徑約束為虛假路徑,工具在進行時序分析的時候將會跳過對這組路徑的時序分析。這種路徑最常見于不同
    發表于 04-12 17:39

    介紹一個IC設計錯誤案例:可讀debug寄存器錯誤時鐘

    本文將介紹一個時鐘錯誤的案例如圖所示,phy_status作為一個多bit的phy_clk時鐘的信號,需要輸入csr模塊作為一個可讀狀態寄存器
    的頭像 發表于 03-11 15:56 ?598次閱讀
    介紹一個IC設計錯誤案例:可讀debug寄存器錯誤<b class='flag-5'>跨</b><b class='flag-5'>時鐘</b>

    為什么格雷碼可以輔助解決多bit時鐘的問題??求解

    單bit通過兩級同步打拍可以有效的解決亞穩態問題。
    的頭像 發表于 03-08 09:02 ?1430次閱讀
    為什么格雷碼可以輔助解決多bit<b class='flag-5'>跨</b><b class='flag-5'>時鐘</b><b class='flag-5'>域</b>的問題??求解

    穩態是什么意思?單穩態是什么意思?雙穩態是什么意思?

    穩態是什么意思?單穩態是什么意思?雙穩態是什么意思?怎么區分這三種? 無穩態是指系統沒有達到穩定狀態,即系統的狀態隨時間變化而不斷變化,沒有趨于一個固定的平衡點。無
    的頭像 發表于 02-18 16:26 ?2061次閱讀
    百家乐群详解包杀| 阴宅24山水口吉凶断| 长春百家乐官网的玩法技巧和规则| 百家乐官网真人斗地主| 嘉年华百家乐官网的玩法技巧和规则 | 百家乐赢一注| 大发888官方下载 银行| 葡京娱乐| 赌博百家乐官网有技巧吗| 百家乐官网游戏新| 百家乐欧洲赔率| qq德州扑克怎么玩| 尚义县| 58百家乐官网的玩法技巧和规则 | 百家乐博百家乐的玩法技巧和规则| 998棋牌游戏| 百家乐官网代理条件| 百家乐投注网站| 大发888下载官方网站| 百家乐官网大小是什么| 风水24山子怎么读| 威尼斯人娱乐城好吗| 五台县| 百家乐视频大厅| 至尊百家乐| 百家乐官网的玩法视频| 百家乐官网园有限公司| sp全讯网新2| 百家乐官网破解视频| 杨公24山日课应验诀| 顶级赌场怎么样| 百家乐官网桌手机套| 网络百家乐真人游戏| 蒙特卡罗娱乐| 百家乐官网规则以及玩法 | 大发888娱乐城备用| 大家赢百家乐官网投注| 988百家乐娱乐| 临清市| 百家乐玩法皇冠现金网| 香港六合彩马报|