衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

兩個網絡相關的開源項目詳解

OpenFPGA ? 來源:OpenFPGA ? 作者:碎碎思 ? 2021-10-27 09:20 ? 次閱讀

今天介紹兩個(only two)網絡相關的開源項目。

Alex的verilog-ethernet之前在介紹PCIe項目時有介紹過Alex的項目,當時重點介紹了PCIe。今天主要介紹他的ethernet項目。

?介紹用于1G、10G 和 25G 數據包處理(8 位和 64 位數據路徑)的以太網相關組件的集合。包括用于處理以太網幀以及 IP、UDP 和 ARP 的模塊以及用于構建完整 UDP/IP 堆棧的組件。包括用于1G和 10G/25G 的 MAC 模塊、一個 10G/25G PCS/PMA PHY 模塊和一個 10G/25G 組合 MAC/PCS/PMA 模塊。包括用于實現需要精確時間同步的系統的各種 PTP 相關組件。還包括使用cocotbext-eth 的完整 cocotb 測試平臺代碼。

組件說明:僅對于 IP 和 ARP 支持,請使用ip_complete(1G) 或ip_complete_64 (10G/25G)。

對于 UDP、IP 和 ARP 支持,請使用udp_complete(1G) 或udp_complete_64 (10G/25G)。

1G和 10G/25G MAC 模塊頂層文件eth_mac_*,具有各種接口和帶/不帶 FIFO。10G/25G PCS/PMA PHY 模塊頂層文件是 eth_phy_10g. 10G/25G MAC/PCS/PMA組合模塊頂層文件是 eth_mac_phy_10g.

PTP 組件包括可配置的 PTP 時鐘 ( ptp_clock)、ptp_clock_cdc用于跨時鐘域傳輸 PTP 時間的 PTP 時鐘 CDC 模塊 。以及用于從 PTP 時間精確生成任意頻率的可配置 PTP 周期輸出模塊。

其中cocotbext-xxx是仿真測試模型(cocotb is a coroutine based cosimulation library for writing VHDL and Verilog testbenches in Python.cocotb是一套基于python的用于構建仿真及測試用例的lib庫)。

已經驗證的板卡

0a6c9b14-364c-11ec-82a8-dac502259ad0.png

基本市場上官方的板卡都有測試,從Xilinx S6到ZCU106,Intel Cyclone10到Stratix10 大小芯片都支持。

優秀的 Verilog/FPGA開源項目介紹(三)- 大廠的項目

其他說明README中也有模塊的說明:

0ad87b2c-364c-11ec-82a8-dac502259ad0.png

以及相關接口的時序說明:

優秀的 Verilog/FPGA開源項目介紹(二)-RISC-V

0b38e4b2-364c-11ec-82a8-dac502259ad0.png

測試平臺的使用也有詳細的說明。

業界第一個真正意義上開源100 Gbps NIC Corundum對于需求100G網卡的朋友,一定要看看這個開源項目,先放開源地址:

?

https://github.com/ucsdsysnet/corundum

?介紹Corundum 是一種基于 FPGA 的開源高性能 NIC。功能包括高性能數據路徑、10G/25G/100G 以太網、PCI express gen 3、定制的高性能、緊密集成的 PCIe DMA 引擎、1000+ 傳輸、接收、完成和事件隊列、分散/收集DMA、MSI 中斷、多個接口、每個接口多個端口、每個端口的傳輸調度,包括高精度 TDMA、流散列、RSS、校驗和卸載和本地 IEEE 1588 PTP 時間戳。包含一個與 Linux 網絡堆棧集成的 Linux 驅動程序。廣泛的仿真框架促進了開發和調試,該框架涵蓋了從一側的驅動程序和 PCI express 接口的仿真模型到另一側的以太網接口的整個系統。

Corundum 有幾個獨特的特征。首先,傳輸、接收、完成和事件隊列狀態高效地存儲在塊 RAM 或ultra RAM中,從而支持數以千計的可單獨控制的隊列。這些隊列與接口相關聯,每個接口可以有多個端口,每個端口都有自己獨立的調度程序。這實現了對數據包傳輸的極其細粒度的控制。結合 PTP 時間同步,這可以實現高精度 TDMA。

Corundum 還提供了一個用于實現自定義邏輯的應用程序部分。應用部分有一個用于控制的專用 PCIe BAR 和許多提供對核心數據路徑和 DMA 基礎設施的訪問的接口。

支持的板卡Alpha Data ADM-PCIE-9V3 (Xilinx Virtex UltraScale+ XCVU3P)

Exablaze ExaNIC X10/Cisco Nexus K35-S (Xilinx Kintex UltraScale XCKU035)

Exablaze ExaNIC X25/Cisco Nexus K3P-S (Xilinx Kintex UltraScale+ XCKU3P)

Silicom fb2CG@KU15P (Xilinx Kintex UltraScale+ XCKU15P)

NetFPGA SUME (Xilinx Virtex 7 XC7V690T)

Xilinx Alveo U50 (Xilinx Virtex UltraScale+ XCU50)

Xilinx Alveo U200 (Xilinx Virtex UltraScale+ XCU200)

Xilinx Alveo U250 (Xilinx Virtex UltraScale+ XCU250)

Xilinx Alveo U280 (Xilinx Virtex UltraScale+ XCU280)

Xilinx VCU108 (Xilinx Virtex UltraScale XCVU095)

Xilinx VCU118 (Xilinx Virtex UltraScale+ XCVU9P)

Xilinx VCU1525 (Xilinx Virtex UltraScale+ XCVU9P)

Xilinx ZCU106 (Xilinx Zynq UltraScale+ XCZU7EV)

說明這個項目很多都引用了上面《Alex的項目》,可以算是上一個項目的擴展。測試等文檔也很完全。框圖如下

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21798

    瀏覽量

    606057
  • Verilog
    +關注

    關注

    28

    文章

    1351

    瀏覽量

    110400
  • 開源
    +關注

    關注

    3

    文章

    3408

    瀏覽量

    42714

原文標題:優秀的 Verilog/FPGA開源項目介紹(四)- Ethernet

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    利用兩個元件實現 L 型網絡阻抗匹配

    本文要點L型網絡阻抗匹配是一簡單的濾波器,由兩個電抗元件組成。L型濾波器具有較寬的帶寬,但在載波頻率下響應速度緩慢。設計人員可以組合多個L型濾波器,實現更穩健的響應以及更高的品質因數。阻抗匹配
    的頭像 發表于 12-20 18:57 ?406次閱讀
    利用<b class='flag-5'>兩個</b>元件實現 L 型<b class='flag-5'>網絡</b>阻抗匹配

    單相電機兩個繞組都在定子上嗎

    單相電機的兩個繞組,即起動線圈(或稱為輔助繞組、副繞組)和運行線圈(或稱為主繞組),都位于定子上 。這兩個繞組在電機中起著關鍵作用,共同協作以產生旋轉磁場,從而使電機能夠運轉。 單相電機通常由一
    的頭像 發表于 09-03 15:10 ?1073次閱讀

    ad如何設置兩個元器件的距離

    在Altium Designer(簡稱AD)中設置兩個元器件之間的距離,主要是通過設置元器件間的安全間距(Clearance)規則來實現的。這個規則定義了元器件之間、元器件與走線之間以及其他設計元素
    的頭像 發表于 09-02 15:31 ?8509次閱讀

    功放機AB兩個聲道輸出怎么接

    功放機AB兩個聲道輸出的接線方式,主要取決于您想要實現的音頻效果以及音箱的配置。以下將詳細介紹幾種常見的接線方式,以及它們各自的特點和適用場景。 一、基礎接線方式 在大多數情況下,功放機的AB兩個
    的頭像 發表于 08-23 10:40 ?4096次閱讀

    LMK05318具有兩個頻域的超低抖動網絡同步器時鐘數據表

    電子發燒友網站提供《LMK05318具有兩個頻域的超低抖動網絡同步器時鐘數據表.pdf》資料免費下載
    發表于 08-23 10:17 ?0次下載
    LMK05318具有<b class='flag-5'>兩個</b>頻域的超低抖動<b class='flag-5'>網絡</b>同步器時鐘數據表

    觸發器的兩個穩定狀態分別是什么

    觸發器作為數字電路中的基本邏輯單元,具有兩個穩定狀態,這兩個狀態通常用于表示二進制數碼中的0和1。
    的頭像 發表于 08-12 11:01 ?1638次閱讀

    雙穩態電路的兩個穩定狀態是什么

    雙穩態電路是一種具有兩個穩定狀態的電子電路,廣泛應用于數字電路、通信系統、存儲器等領域。 雙穩態電路的基本概念 雙穩態電路是一種具有兩個穩定狀態的電路,即在沒有外部輸入信號的情況下,電路可以保持在
    的頭像 發表于 08-11 15:00 ?1741次閱讀

    雙穩態觸發器的兩個基本性質是什么

    雙穩態觸發器(Bistable Trigger)是一種具有兩個穩定狀態的邏輯電路,廣泛應用于數字電路設計中。它具有兩個基本性質:記憶性和切換性。 一、雙穩態觸發器的基本概念 1.1 雙穩態觸發器
    的頭像 發表于 08-11 10:08 ?825次閱讀

    兩個路由器ip地址沖突怎么解決

    兩個路由器的IP地址發生沖突時,會導致網絡連接不穩定或無法連接。以下是解決兩個路由器IP地址沖突的步驟: 確定沖突的IP地址 首先,需要確定兩個路由器的IP地址是否沖突。可以通過以下
    的頭像 發表于 07-09 11:35 ?6558次閱讀

    兩個PLC之間如何交互信號

    在工業自動化系統中,PLC(Programmable Logic Controller,可編程邏輯控制器)是核心的控制設備。在許多復雜的應用場景中,需要兩個或多個PLC之間進行信號交互,以實現更高
    的頭像 發表于 06-14 16:57 ?4869次閱讀

    怎么讓工程中同時存在兩個ioc文件?

    你好,我現在需要在一工程中兼容兩個不同的項目,這兩個項目有不同的配置文件,請問可否讓兩個ioc
    發表于 05-23 07:50

    兩個銅片可以形成原電池嗎

    兩個銅片本身不能形成原電池,因為原電池的工作原理依賴于兩個不同電位的電極材料之間的氧化還原反應。
    的頭像 發表于 05-21 16:23 ?1165次閱讀

    原電池中的兩個電極能是相同的嗎?

    在原電池的設計和運作中,兩個電極是否可以相同,這取決于電池的類型和所需的電化學反應。
    的頭像 發表于 04-26 17:32 ?2769次閱讀

    400MWh!金灣這兩個儲能項目開工!

    400MWh!金灣這兩個儲能項目開工! 珠海首個集中式儲能電站 珠海最大的儲能電站 珠海最大工商業儲能項目之一 ... ... 近日,金灣集中開工的 華發儲能電站而高景太陽能工商業儲能規劃總容量
    的頭像 發表于 03-21 18:20 ?1072次閱讀
    400MWh!金灣這<b class='flag-5'>兩個</b>儲能<b class='flag-5'>項目</b>開工!

    arcgis中如何關聯兩個屬性表

    在ArcGIS中,關聯兩個屬性表是一重要的操作,可以通過此操作將兩個表中的數據關聯起來,以便進行分析和查詢。下面是詳細介紹如何在ArcGIS中實現屬性表的關聯。 首先,我們需要明確兩個
    的頭像 發表于 02-25 11:01 ?4475次閱讀
    百家乐扑克筹码| 百家乐官网追号软件| 老k娱乐城注册| 大发888免费游戏| bet365官方网站| 六合彩130| 绥德县| 网上玩百家乐官网技巧| 百家乐官网投注怎么样| 百家乐官网赌博现金网 | 盐城百家乐官网的玩法技巧和规则| 百家乐视频下载| 百家乐烫金筹码| 至尊百家乐赌场娱乐网规则| 威尼斯人娱乐城真人赌博| 免费百家乐的玩法技巧和规则| 赞皇县| 开心8百家乐官网游戏| 百家乐官网的胜算法| 百家乐官网7杀6| 克拉克百家乐官网试玩| 百家乐官网庄闲赢负表| 百家乐官网德州桌| 送彩金百家乐官网的玩法技巧和规则| 百家乐官网翻天百度影音| 百家乐免费下| 大连娱网棋牌步步为赢| 百家乐官网分析下载| 找查百家乐官网玩法技巧| 赌场百家乐欺诈方法| 大发888为什么进不去| 山西省| 百家乐官网玩法介绍图片| 百家乐最新首存优惠| 百家乐存200送200| 澳门赌球网| 百家乐官网搏牌| E乐博百家乐娱乐城| 澳门娱乐城| 什么百家乐官网九宫三路| 百家乐网上赌局|