您曾設計過具有分數頻率合成器的鎖相環(PLL)嗎?這種合成器在整數通道上看起來很棒,但在只稍微偏離這些整數通道的頻率點上雜散就會變得高很多,是吧?如果是這樣的話,您就已經遇到過整數邊界雜散現象了 —— 該現象發生在載波的偏移距離等于到最近整數通道的距離時。
例如,若是鑒相器頻率為100MHz,輸出頻率為2001MHz,那么整數邊界雜散將為1MHz的偏移量。在這種情況下,1MHz還是可以容忍的。但當偏移量變得過小,卻仍為非零值時,分數雜散情況會更加嚴重。
采用可編程輸入倍頻法來減少整數邊界雜散
可編程倍頻器的理念是讓鑒相器頻率發生位移,這樣壓控振蕩器(VCO)頻率就能遠離整數邊界。考慮一下用20MHz的輸入頻率生成540.01MHz的輸出頻率,如圖1所示。該器件具有一個輸出分頻器(在VCO之后),但輸出頻率和VCO頻率都接近20MHz的整數倍。這種設置將迫使任何PLL產生分數雜散。
圖1:整數邊界雜散示例
如果該器件具有一個可編程輸入倍頻器,那么圖2中所示的配置就是可行的。
圖2:用可編程倍頻器來避開整數邊界
圖3展示了內部倍頻器的神奇效果。當然,整數邊界雜散有多種發生機制,很難完全消除它們。但這種方法可減少整數邊界雜散及其產生的其它雜散。
圖3中的“雜散消失”路徑展示了使用該可編程倍頻器的效果。100kHz頻率下的整數邊界雜散大約減少了9dB,同時還大大減少了50kHz和10kHz頻率下的其它雜散。
圖3:使用和不用可編程倍頻器時的雜散比較
本文中列舉的示例都采用了TI的LMX2571合成器 —— 該器件包含一個無需外部組件的可編程倍頻器。此外,這款合成器還具有39mA的電流消耗、-231dBc/Hz的PLL相位噪聲優值以及10-1344MHz的連續輸出頻率范圍。它能支持陸地移動無線電、軟件定義無線電和無線麥克風等應用。
-
振蕩器
+關注
關注
28文章
3847瀏覽量
139360 -
可編程
+關注
關注
2文章
874瀏覽量
39932 -
倍頻器
+關注
關注
8文章
80瀏覽量
35621
發布評論請先 登錄
相關推薦
最麻煩的PLL雜散信號——整數邊界雜散
![最麻煩的PLL<b class='flag-5'>雜</b><b class='flag-5'>散</b>信號——<b class='flag-5'>整數</b><b class='flag-5'>邊界</b><b class='flag-5'>雜</b><b class='flag-5'>散</b>](https://file1.elecfans.com/web2/M00/88/81/wKgaomRq3cCATATaAAAXi44JCj8839.jpg)
請問ad9361的整數邊界雜散指標是多少?
請問HMC833整數邊界雜散緣由是什么?
HMC704非整數邊界雜散
分析、優化和消除帶VCO的鎖相環在高達13.6 GHz處的整數邊界雜散
LMX2531 整數雜散優化的案例分析
帶VCO的鎖相環的整數邊界雜散信號的產生與消除方法
![帶VCO的鎖相環的<b class='flag-5'>整數</b><b class='flag-5'>邊界</b><b class='flag-5'>雜</b><b class='flag-5'>散</b>信號的產生與消除方法](https://file.elecfans.com/web1/M00/8D/66/pIYBAFyiF5yAc1koAABP9-ayX-c317.png)
整數邊界雜散的仿真測試與消除方法分析
![<b class='flag-5'>整數</b><b class='flag-5'>邊界</b><b class='flag-5'>雜</b><b class='flag-5'>散</b>的仿真測試與消除方法分析](https://file.elecfans.com/web1/M00/C6/01/o4YBAF9YPkSARuehAABc-La-Z_8526.png)
分析優化和消除具有高達13.6GHz VCO的鎖相環中的整數邊界雜散
![分析優化和消除具有高達13.6GHz VCO的鎖相環中的<b class='flag-5'>整數</b><b class='flag-5'>邊界</b><b class='flag-5'>雜</b><b class='flag-5'>散</b>](https://file.elecfans.com//web2/M00/8C/85/pYYBAGPZ4o6AMzZGAABU2jsQKOY896.png)
評論