衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

詳解FPGA中建立時間與保持時間

C29F_xilinx_inc ? 來源:賽靈思 ? 作者:賽靈思 ? 2022-02-26 16:59 ? 次閱讀

經(jīng)典面試題:建立時間與保持時間

我曾背過這個答案N多遍,但是依然沒有理解。

直到...

一、同步電路設(shè)計

同步電路系統(tǒng)設(shè)計將系統(tǒng)狀態(tài)的變化與時鐘信號同步,并通過這種理想化的方式降低電路設(shè)計難度。同步電路設(shè)計是FPGA設(shè)計的基礎(chǔ)。

但是伴隨著集成電路的微縮化和大規(guī)模化,同步式電路的一些問題也顯現(xiàn)出來。有研究提出了基于異步電路實現(xiàn)FPGA的思路。這個后面再談。

二、觸發(fā)器

觸發(fā)器(Flip Flip,F(xiàn)F)是一種只能存儲1個二進(jìn)制位(bit)的存儲單元,可以用作時序邏輯電路的記憶元件。FPGA邏輯單元的D觸發(fā)器(DFF)就是一種在時鐘的上升沿將輸入信號的變化傳送至輸出的邊沿D觸發(fā)器。DFF的符號和真值表如下圖所示:

詳解FPGA中建立時間與保持時間

詳解FPGA中建立時間與保持時間

2.1 D觸發(fā)器結(jié)構(gòu)

CMOS傳輸門構(gòu)成的D邊沿觸發(fā)器電路如下圖所示:

詳解FPGA中建立時間與保持時間

CMOS工藝下的D-FF結(jié)構(gòu)如下圖所示:

詳解FPGA中建立時間與保持時間

先由傳輸門和兩個反相器組成一個循環(huán)電路(鎖存器),再有前后兩級鎖存器按主從結(jié)構(gòu)連接而成。這里的傳輸門起開關(guān)作用,隨著CLK的狀態(tài)切換開關(guān)。只看輸出的話,前級鎖存器的值會隨著時鐘輸入的變化井然有序的傳入后級鎖存器。為了防止時鐘信號變化時輸入信號發(fā)生冒險,從而使輸入數(shù)據(jù)穩(wěn)定的進(jìn)入前級鎖存器,前級鎖存器的時鐘相位應(yīng)與輸入數(shù)據(jù)的電路時鐘相位相反。

2.2 D觸發(fā)器工作原理

D-FF的工作原理,如下圖所示:

詳解FPGA中建立時間與保持時間

當(dāng)CLK=0時(主鎖存器工作),位于前級的主鎖存器將輸入D的值保存進(jìn)來,后級的從鎖存器將維持上一個時鐘周期的數(shù)據(jù)。由于此時前級與后級的反相器環(huán)路之間的傳輸門是關(guān)閉狀態(tài),所以前級的信號不會傳到后級。

當(dāng)CLK=1時(從鎖存器工作),前級主鎖存器的值將會傳到后級,同時輸入D的信號將會被隔離在外。此時如果前級反相器環(huán)路中的信號沒有循環(huán)一圈以上,就會出現(xiàn)如下圖所示的在0和1之間搖擺的中間電位,這就是所謂的亞穩(wěn)態(tài)。

三、建立時間和保持時間

由于亞穩(wěn)態(tài)時間比延遲時間長,在該階段讀取數(shù)據(jù)可能會引起錯誤,所以我們引入建立時間(setup time)來約束在時鐘上升沿到來之前輸入D保持穩(wěn)定的時間。

當(dāng)CLK=1時,如果輸入D在傳輸門關(guān)閉之前就發(fā)生變化,那么本該在下一周期讀取的數(shù)據(jù)就會提前進(jìn)入鎖存器,從而引起反相器環(huán)路振蕩或產(chǎn)生亞穩(wěn)態(tài)。因此在CLK=1之后也需要輸入D維持一定的時間,我們稱之為保持時間(hold time)約束。

詳解FPGA中建立時間與保持時間

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21798

    瀏覽量

    606046
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2003

    瀏覽量

    61351
  • 同步電路
    +關(guān)注

    關(guān)注

    1

    文章

    60

    瀏覽量

    13350
收藏 人收藏

    評論

    相關(guān)推薦

    總結(jié)了8個常見的知識點

    的信號在時鐘信號到來之前,數(shù)據(jù)穩(wěn)定不變的時間。如果建立時間不夠,時鐘采到的數(shù)據(jù)可能剛好在數(shù)據(jù)的變化沿,那么寫入到觸發(fā)器數(shù)據(jù)將是錯誤的。保持時間
    的頭像 發(fā)表于 01-24 10:08 ?84次閱讀
    總結(jié)了8個常見的知識點

    ADC采樣保持過程的具體時間要如何確定?

    我用過的ADC芯片是ADC10D1500和ADC083000,主要是用來處理一些脈沖信號。 在datasheet里面經(jīng)常看到說“該ADC采用了新的采樣保持放大器結(jié)構(gòu)”,我理解的ADC采樣保持
    發(fā)表于 12-24 06:09

    DAC81408的建立時間為12uS,如何理解數(shù)據(jù)手冊的12uS建立時間這個參數(shù)呢?

    在數(shù)據(jù)手冊,DAC81408的建立時間為12uS 而爬升速率0~5V為1V/uS,如果控制輸出從0V跳變至5V,以此時間計算,時間為5uS,小于12uS的
    發(fā)表于 12-09 08:33

    DAC7811想要實現(xiàn)持續(xù)1us的100mA電流源,但DAC建立時間都有1us,如何解決?

    要給一個阻性(幾十歐)元件施加一個20~80mA的電流,測量電壓,計算出準(zhǔn)確的阻值,由于功耗限制,電流只允許持續(xù)1us,本打算使用DAC+運(yùn)放+晶體管實現(xiàn)電流源,但找了一圈,發(fā)現(xiàn)DAC的建立時間通常都在1us以上,再算上運(yùn)放的建立時間,肯定>1us,請教該如何實現(xiàn)
    發(fā)表于 11-28 06:37

    請問如何確認(rèn)dac7811的電壓建立時間是否滿足0.2us?

    我們對dac7811進(jìn)行了仿真,目的想確認(rèn)dac7811的電壓建立時間是否滿足0.2us,仿真結(jié)果有些疑問。 (1)、下圖是仿真模型 (2)下圖是仿真結(jié)果, 序號1是輸入模擬電壓給的時間
    發(fā)表于 11-14 06:22

    Java時間戳的使用

    Java時間戳的使用
    的頭像 發(fā)表于 11-06 16:04 ?271次閱讀
    Java<b class='flag-5'>中</b><b class='flag-5'>時間</b>戳的使用

    使用NTP,該如何同步時間?一文詳解

    ? 一、NTP通信概述 很多場景,由于業(yè)務(wù)需要,模塊需要保持正確的系統(tǒng)時鐘,才能正常工作。但是模塊上電后的初試時間戳是946713600(即2000/01/01,16:00:00),所以同步時鐘
    的頭像 發(fā)表于 10-29 13:44 ?275次閱讀
    使用NTP,該如何同步<b class='flag-5'>時間</b>?一文<b class='flag-5'>詳解</b>!

    PGA281建立時間過長怎么解決?

    我的PGA281增益由1變128時,建立時間Settling time過長有800uS左右(增益切換后延時1ms也沒用),可數(shù)據(jù)手冊明明是40us
    發(fā)表于 08-22 06:14

    求助,關(guān)于INA333波形建立時間的疑問求解

    示波器測量的是INA333的輸出波形 信號的輸入是應(yīng)變片全橋電路,應(yīng)變片和INA333采用PWM的波形間歇性上電。輸入信號建立時間ina333電源的波形建立時間是300us左右,但是輸出信號的建立時間在1ms的時候還沒有穩(wěn)定
    發(fā)表于 08-13 07:45

    深度解析FPGA的時序約束

    建立時間保持時間FPGA時序約束兩個最基本的概念,同樣在芯片電路時序分析也存在。
    的頭像 發(fā)表于 08-06 11:40 ?806次閱讀
    深度解析<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的時序約束

    用混合信號示波器識別建立保持時間違規(guī)

    信號之間的時間關(guān)系對數(shù)字設(shè)計的可靠運(yùn)行至關(guān)重要。對于同步設(shè)計,時鐘信號相對于數(shù)據(jù)信號的時間尤為重要。在上篇,我們?yōu)槟敿?xì)介紹了混合信號示波器(MSO)的基礎(chǔ)設(shè)置以及解釋在泰克混合示波器上的混合信號
    的頭像 發(fā)表于 07-23 10:23 ?566次閱讀
    用混合信號示波器識別<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>違規(guī)

    請問如何增加ESP32-S2以太網(wǎng)SPI接口的CS建立時間

    )問題分析: 通過示波器測量,發(fā)現(xiàn)DM9051的cs建立時間保持時間很緊張,其它信號質(zhì)量和時序ok,需要增加cs的建立時間保持
    發(fā)表于 06-18 07:31

    FPGA 高級設(shè)計:時序分析和收斂

    建立時間,它是觸發(fā)器的固有屬性,一般典型值小于1~2ns。在 Xilinx 等的時序概念,稱 Altera 的 Micro tsu 為 setup 時間,用 Tsetup 表示,請 大家區(qū)分一下
    發(fā)表于 06-17 17:07

    STM32F302K8U6和STM32G431內(nèi)置的運(yùn)放 建立時間是多長?

    STM32F302K8U6 和STM32G431 內(nèi)置的運(yùn)放 建立時間是多長? 在手冊未找到相關(guān)描述
    發(fā)表于 03-28 08:36

    高速數(shù)模轉(zhuǎn)換器(DAC)的建立保持時間

    采用CMOS技術(shù)設(shè)計的數(shù)字電路通常將電源擺幅的中間值作為切換點。因此,時間參考點定在信號邊沿的中點。圖1波形標(biāo)明了器件在典型條件下的建立保持時間。注意此時定義的這兩個參數(shù)均為正值,但
    發(fā)表于 02-15 16:57 ?1043次閱讀
    高速數(shù)模轉(zhuǎn)換器(DAC)的<b class='flag-5'>建立</b>和<b class='flag-5'>保持</b><b class='flag-5'>時間</b>
    罗盘24山作用| 金百家乐博彩公司| 蒙特卡罗网| 百家乐澳门规矩| 百家乐官网tt娱乐城娱乐城| 太阳城| 风水24向吉项| 百家乐官网园百利宫娱乐城怎么样百家乐官网园百利宫娱乐城如何 | 奇迹百家乐官网的玩法技巧和规则 | 赌场百家乐赢钱| 百家乐官网庄闲对冲| 澳门体育博彩| 永利高娱乐| 水晶百家乐筹码| 喜力百家乐官网的玩法技巧和规则| 大发888手机版下载官方网站| 尊龙百家乐娱乐场开户注册| 百家乐2号干扰| 永利高投注网| 必博网址| bet365最快最稳定| 威尼斯人娱乐场官网48008| 长方形百家乐筹码| 24山坐向| 喜来登百家乐官网的玩法技巧和规则 | 大发888新老虎机| YY百家乐的玩法技巧和规则| 百家乐是否有路子| TT百家乐现金网| 阳宅24方位座向| 百家乐官网是怎样算牌| 台州市| 江门市| 长武县| 百家乐官网百家乐官网群| 在线赌博| 澳门立博| 名门国际| 百家乐官网软件骗人吗| 百家乐官网最全打法| 百家乐官网导航网|