衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電容對信號上升沿的影響

GReq_mcu168 ? 來源:CSDN ? 作者:AirCity123 ? 2022-06-06 14:39 ? 次閱讀

負(fù)載電容(IO電容)Cin對信號上升沿的影響

任何芯片IO都有輸入電容,通常為2pf左右,加上寄生電容,大約3ps。這個電容相當(dāng)于負(fù)載電容,高速信號在這個電容上建立電壓,相當(dāng)于給電容充電,電容的充電公式是:

5ac4eee4-e561-11ec-ba43-dac502259ad0.png

V0是電容初始電壓,Vu充滿后的電壓值,假設(shè)V0=0V。那么上面公式簡化為:

5af0e152-e561-11ec-ba43-dac502259ad0.png

當(dāng)t = RC時,Vt = 0.63Vu;

當(dāng)t = 2RC時,Vt = 0.86Vu;

當(dāng)t = 3RC時,Vt = 0.95Vu;

當(dāng)t = 4RC時,Vt = 0.98Vu;

當(dāng)t = 5RC時,Vt = 0.99Vu;

我們平時用的時間常數(shù)τe指電容兩端電壓從0V上升到1-1/e=1-37%=63%所需的時間(e=2.71828);

5b1affdc-e561-11ec-ba43-dac502259ad0.png

利用上述公式,計算出上升時間10%~90%所需要的時間是:

5b3a3b0e-e561-11ec-ba43-dac502259ad0.png

如果傳輸線阻抗50Ω,Cin=3pf,則τ10-90=0.33ns。如果信號的上升時間小于0.33ns,電容的充放電效應(yīng)將會影響信號的上升時間。如果信號的上升時間大于0.33ns,這個電容將使信號上升時間增加越0.33ns

負(fù)載電容對信號上升沿的直接影響就是延長了上升時間,如下圖:

5b5b862e-e561-11ec-ba43-dac502259ad0.png

線路中途容性負(fù)載對信號的影響

測試焊盤,過孔,封裝引線或者連接到互連線中途的短樁線,都有寄生電容,相當(dāng)于容性負(fù)載。這些容性負(fù)載通常是pf級別。

假設(shè)這些容性負(fù)載導(dǎo)致阻抗突變?yōu)?5Ω,這導(dǎo)致信號傳輸?shù)竭@里,有負(fù)的信號被反射,然后入射信號降低。當(dāng)信號到達(dá)負(fù)載端后返回,在這個點(diǎn),又有負(fù)的信號返回到負(fù)載端。從波形上看就是信號幅度下降,下沖,振鈴,上升時間增加。

5b915a10-e561-11ec-ba43-dac502259ad0.png

下面計算一下線路中途負(fù)載電容的阻抗:

5bc380da-e561-11ec-ba43-dac502259ad0.png

假設(shè)上升沿是線性的dV/dt=V/Tr;

如果C很小,則Zcap很大,如果遠(yuǎn)遠(yuǎn)大于50Ω,那么與傳輸線的阻抗并聯(lián),幾乎不影響整個傳輸線阻抗。如果Zcap的值與傳輸線相當(dāng),它與傳輸線50Ω并聯(lián),形成比50Ω小的阻抗,就會引起信號完整性問題。

經(jīng)驗法則是Zcap>5x50Ω,就不會引起信號完整性問題。帶入上述公式:

5bee9a90-e561-11ec-ba43-dac502259ad0.png

也即是:

5c03f642-e561-11ec-ba43-dac502259ad0.png

假設(shè)上升時間是1nf,則允許的電容量為4pf;如果上升時間是0.25ns,則允許的電容量是1pf。

容性突變對信號上升時間的影響有一個經(jīng)驗公式:

50Ω傳輸線,對于2pf容性突變,傳輸信號的10-90%上升時間增加約50x2pf=100ps。50%門限的延遲累加約為0.5x50x2pf=50ps。

50%門限的延遲成為延遲累加,用這個衡量電容突變對延遲的影響比較準(zhǔn)確。上面的經(jīng)驗公式比較準(zhǔn)確,下面是仿真結(jié)果,基本能吻合:

5c452ec8-e561-11ec-ba43-dac502259ad0.png

要想降低電容突變對信號上升沿的影響,如果電容降低不了,就只能降低傳輸線阻抗了。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    51188

    瀏覽量

    427288
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6091

    瀏覽量

    150993
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    961

    瀏覽量

    46262

原文標(biāo)題:電容對信號上升沿的影響

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    ads1248輸入數(shù)據(jù)是上升沿有效,輸出數(shù)據(jù)確是下降沿有效,為什么?

    ads1248輸入數(shù)據(jù)是上升沿有效,輸出數(shù)據(jù)確是下降沿有效。我對SPI進(jìn)行配置是,應(yīng)該怎樣啊。求大神,好人一生平安。
    發(fā)表于 01-23 06:39

    STM32仿PLC上升沿下降沿

    引用#include \"IEC.h\" 調(diào)用上升沿下降沿函數(shù)TRIG(); 傳入變量 R_TRIG[0].IN = X0; F_TRIG[0].IN = X0; 上升
    發(fā)表于 01-20 16:11

    ADS7950編寫驅(qū)動的時候,是上升沿寫數(shù)據(jù),還是下降沿寫數(shù)據(jù)呢?

    這個是時序圖,我想知道我編寫驅(qū)動的時候,是上升沿寫數(shù)據(jù),還是下降沿寫數(shù)據(jù)呢??cs拉低后的第一個上升沿寫數(shù)據(jù)可以嗎???謝謝
    發(fā)表于 01-01 07:53

    LM98555 CCD驅(qū)動芯片輸出的上升下降沿時間怎么計算?

    從數(shù)據(jù)手冊中查不到LM98555 CCD驅(qū)動芯片輸出的上升下降沿,想知道怎么計算他的上升下降沿時間以及他的驅(qū)動能力,比如我現(xiàn)在想用它來驅(qū)動一款CCD,CCD的時鐘頻率為35M,時鐘管
    發(fā)表于 11-29 07:13

    請問AMC3306M25輸出變化是在時鐘的上升沿還是下降沿

    輸出變化是在時鐘的上升沿還是下降沿
    發(fā)表于 11-26 08:36

    NE555 PWM輸出信號上升沿有一定的波動是怎么回事?

    ,明顯可以看到黃色的上升沿前端有一些抖動,放大以后的波形如下: 我的問題是:為什么PWM信號翻轉(zhuǎn)為高電平后,又出現(xiàn)一定程度的波動?這個波動是哪里來的? 下圖是下降沿的波形: 感謝大
    發(fā)表于 11-12 06:55

    有辦法能改善波形的上升沿和下降沿嗎?

    你好!如下左圖所示,用一個CT(變比3000:1,直流電阻610Ω)對變壓器的初級電流信號(開關(guān)頻率是20KHz)進(jìn)行采集。I/V轉(zhuǎn)換如下右圖所示 轉(zhuǎn)換后的電壓波形(電容C1沒焊接)如下圖所示(黃色)。有辦法能改善波形的上升
    發(fā)表于 09-30 07:37

    lm224放大后得到方波信號上升沿時間和下降沿時間不一樣怎么回事?

    我輸入的是50hz正弦信號 放大后得到方波信號上升沿時間和下降沿時間不一樣怎么回事?上升
    發(fā)表于 09-25 07:24

    用兩級OPA657放大PIN接收信號,發(fā)現(xiàn)接收信號上升沿和下降沿時間都很長,怎么處理可使接收信號陡峭一些?

    我用兩級OPA657放大PIN接收信號,發(fā)現(xiàn)接收信號上升沿和下降沿時間都很長,該怎么處理可使接收信號
    發(fā)表于 08-28 07:34

    jk觸發(fā)器有圈是上升沿還是下降沿

    。在邊沿觸發(fā)模式下,JK觸發(fā)器可以根據(jù)輸入信號上升沿或下降沿來改變輸出狀態(tài)。 在JK觸發(fā)器中,是否有圈(通常是一個小圓圈標(biāo)記)在CP(時鐘脈沖)
    的頭像 發(fā)表于 08-22 10:20 ?2912次閱讀

    OPA847做一個前置放大,怎樣使輸出光脈沖信號上升下降沿時間變小?

    想做一個前置放大,芯片用的OPA847,現(xiàn)在出來的光脈沖上升下降沿時間有點(diǎn)大(5ns),怎樣使輸出光脈沖信號上升下降沿時間變小?
    發(fā)表于 08-21 07:13

    jk觸發(fā)器上升沿和下降沿怎么判斷

    JK觸發(fā)器是一種二進(jìn)制觸發(fā)器,它在數(shù)字電路中具有廣泛的應(yīng)用。了解JK觸發(fā)器的上升沿和下降沿對于設(shè)計和分析數(shù)字電路至關(guān)重要。 1. 引言 在數(shù)字電路中,觸發(fā)器是存儲一位二進(jìn)制信息的基本單元。JK觸發(fā)器
    的頭像 發(fā)表于 07-23 11:19 ?3317次閱讀

    按鍵KEY1作為外部中斷,分別測試上升沿和下降沿,發(fā)現(xiàn)觸發(fā)方式和程序設(shè)置的方式對不上是為什么?

    按鍵KEY1作為外部中斷,分別測試上升沿和下降沿,發(fā)現(xiàn)觸發(fā)方式和程序設(shè)置的方式 對不上?學(xué)習(xí)了中斷后,想用PROTEUS8.8仿真,結(jié)果仿真的時候,LED燈能正常閃爍,按鍵也能控制LED_G反轉(zhuǎn)
    發(fā)表于 04-22 06:25

    stm32外部中斷的邊沿檢測時,對上升沿或者下降沿是否有要求?

    請問各位大佬,stm32外部中斷的邊沿檢測時,對上升沿或者下降沿是否有要求,必須小于或者大于多少時間,或者在多少時間內(nèi)必須上升或者下降多少V才算觸發(fā)。在spec中只看到了最小是10ns
    發(fā)表于 03-20 08:31

    STM32H750如何采集2MHZ的波形是上升沿,并且在采集到上升沿的時候進(jìn)行AD采樣?

    STM32H750,如何采集2MHZ的波形是上升沿,并且在采集到上升沿的時候進(jìn)行AD采樣 ETR可以讀取脈沖個數(shù),但是只是總數(shù),不能獲取上升
    發(fā)表于 03-20 07:55
    百家乐软件购买| 24山向吉凶| 百家乐电脑赌博| 威尼斯人娱乐场安全吗| 永利高足球博彩网| 金花百家乐官网娱乐城| 百家乐的路怎样看| 威尼斯人娱乐城真人游戏| 红原县| 淘金百家乐官网的玩法技巧和规则| 澳门百家乐怎么| 网页棋牌游戏| 百家乐官网投注方法网| 百家乐高档筹码| 88娱乐城2官方网站| 百家乐官网任你博娱乐场| 网上百家乐返水| 六合彩香港| 百家乐官网打劫法| 百家乐送18元彩金| 黄冈市| 百家乐出千技巧| 顶级赌场直营| 百家乐官网斗地主| 真人百家乐网络游戏信誉怎么样| 额济纳旗| 太阳城百家乐试玩优惠| 皇冠足球网| 百家乐有没有攻略| bet365体育在线15| 香港百家乐官网赌场娱乐网规则| 太阳百家乐游戏| 百家乐官网视频游戏金币| 娱乐城百家乐官网的玩法技巧和规则| 大发888代理充值| 神人百家乐官网赌场| 赙彩百家乐游戏规则| 女神娱乐城| 百家乐规则技法| 太阳城在线| 百家乐注册开户送现金|