衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

芯片CP測試的詳細流程

半導體行業相關 ? 來源:半導體行業相關 ? 作者:半導體行業相關 ? 2022-07-13 17:49 ? 次閱讀

昨天我們了解到芯片的CP測試是什么,以及相關的測試內容和方法,那我們今天趁熱打鐵,來了解一下CP測試的流程。

1、設有自測程序的芯片

首先有一部分比較特殊的芯片要單獨區分出來,就是昨天我們說到的自設自測程序的存儲類型芯片,這些芯片在設計之初就準備好了TestPlan,根據各自芯片的規格參數就已經規劃好了測試內容和測試方法。

芯片通常會準備若干種TestMode功能,通過配置管腳使芯片進入指定的測試狀態,從而完成各個類型的測試。如:

ATPG可輸出WGL或STIL格式文件供Tester使用。

BIST(Built-In SelfTest)邏輯。這些自測邏輯完成對ROM/RAM/Flash等功能的測試。

Function Test Mode。一些專門的功能測試需要增加硬件邏輯,例如ADC/DAC/時鐘等。

想了解的可以查看金譽半導體上一篇更新的文章,里面有詳細說明、

2、挑選測試廠和測試機型

首先我們需要選擇有實力的測試廠和匹配的測試機型,測試廠和測試機的選擇要考慮芯片類型、測試內容、測試規格和成本等因素。

選擇機型方面,根據芯片的類型和測試內容不同,測試機臺又分為很多系列:例如存儲器芯片Advantest T55xx 系列等、數字混合信號或SoC芯片Teradyne J750 系列等,RF射頻芯片Credence ASL-3000 系列等。

3、制作ProbeCard以及Test Program

選擇好測試機后,接下來就需要制作探針卡(ProbeCard)和測試程序(Test Program)。

ProbeCard包括探針和芯片外圍電路。在芯片設計的時候,每一個DIE和DIE上的每一個芯片管腳的坐標和艱巨信息,都在投產之前已經確定,根據這些參數就可以開始制作探針了。可讓芯片一個個去測量大耗時,因此探針卡還可以選擇同測數(Site),可同時測量多個芯片,減少測試機臺數還能節約時間成本,但是受限于測試機臺資源,同測數也有上限,例如32/16/8/4。

探針的材質也有不同的選擇,有鎢銅、鈹銅或鈀等材料,這些探針在強度、導電性、壽命、成本等方面都有各有的特點,根據需求進行選擇即可。

Test Program是測試程序。測試程序控制整個機臺的測試過程。不同的測試機有不同的測試軟件系統,對應的測試程序也有不同的格式。通常工程師提供WGL/STIL/VCD等格式的文件,再轉換成測試機需要的文件格式,并增加其他測試程序。

4、調試以及結果分析

調試的時候根據TestPlan,Pattern(測試向量)被分作不同的BIN,從而定位測試錯誤的位置。調試時還可以在系統上直接看到一個Pattern中錯誤的Cycle位置,工程師根據這些錯誤信息進行調試,修改Pattern和測試程序,逐個清理,直到所有BIN都通過。再把同測的多Site全部調試通過,如此循環多輪后,便可以開始試運行。

此時工程師還要調試探針力度、清理探針周期等參數,確保整片Wafer上每一次Touchdown都可以測試穩定。

最后整片Wafer的測試結果會生成一個晶圓圖文件,數據生成一個日志文件,例如STD文件。晶圓圖主要包含良率、測試時間、各BIN的錯誤數和DIE位置,日志文件則是具體的測試結果。工程師通過分析這些數據,決定是否進入量產。

5、再次調試,優化流程

最后就是進入量產階段,根據大量測試的統計數據,可以進行一些調整以進一步優化測試流程。

這一階段可以決定是否對出錯的DIE進行復測,通常復測可以糾正一定比例的錯誤,但是要多用一部分測試時間,所以要綜合考慮后再決定是否復測。通常處于Wafer邊緣位置的DIE出錯的概率較高,綜合考慮,有時可以直接將邊緣DIE剔除,不進行測試就標為壞品,以節省測試時間。

另外,還需要關注良率是否穩定,當連續出現良率較低的情況時,需要停止測試,進行數據分析,檢查設備或與代工廠溝通。

接下來才是進入真正的量產,這時只需要把CP測試的結果交給后續封裝廠即可。通常是一個含有分BIN信息的Map文件,封裝廠根據Map文件挑選好品封裝,剔除壞品,還可以保留客戶選擇的特殊BIN別。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    456

    文章

    51183

    瀏覽量

    427281
  • 封裝
    +關注

    關注

    127

    文章

    7996

    瀏覽量

    143410
收藏 人收藏

    評論

    相關推薦

    PCB設計全攻略:必備資料與詳細流程解析

    的PCB設計不僅能夠確保電子產品的性能和可靠性,還能有效降低生產成本和簡化生產流程。本文將介紹PCB設計需要提供的資料以及詳細的設計流程,幫助工程師們更好地完成PCB設計任務。 一、PCB設計需要提供的資料 1. 電路原理圖 -
    的頭像 發表于 02-06 10:00 ?55次閱讀

    芯片封測架構和芯片封測流程

    流程中的重要環節之一。整個芯片從無到有的過程極為復雜,涉及數千道工序,涵蓋設計、制造和封測等多個階段。 以下是對芯片封測及其相關產業鏈環節的詳細解析:
    的頭像 發表于 12-31 09:15 ?497次閱讀
    <b class='flag-5'>芯片</b>封測架構和<b class='flag-5'>芯片封測流程</b>

    RE超標之整機定位詳細流程

    全面記錄測試過程、數據分析、問題定位、解決方案及其實施效果等關鍵環節。報告需清晰闡述RE超標問題的具體情況,包括超標程度、影響范圍及潛在后果,并詳細說明所采用的定位方法、測試設備、測試
    發表于 12-16 14:44 ?0次下載

    CP測試與FT測試有什么區別

    本文介紹了在集成電路制造與測試過程中,CP(Chip Probing,晶圓探針測試)和FT(Final Test,最終測試)的概念、流程、難
    的頭像 發表于 11-22 11:23 ?522次閱讀

    CP測試和WAT測試有什么區別

    本文詳細介紹了在集成電路的制造和測試過程中CP測試(Chip Probing)和WAT測試(Wafer Acceptance Test)的目
    的頭像 發表于 11-22 10:52 ?442次閱讀
    <b class='flag-5'>CP</b><b class='flag-5'>測試</b>和WAT<b class='flag-5'>測試</b>有什么區別

    芯片測試術語介紹及其區別

    芯片制造過程中,測試是非常重要的一環,它確保了芯片的性能和質量。芯片測試涉及到許多專業術語這其中,CP
    的頭像 發表于 10-25 15:13 ?567次閱讀

    Huffman壓縮算法概述和詳細流程

    Huffman壓縮算法是一種基于字符出現頻率的編碼算法,通過構建Huffman樹,將出現頻率高的字符用短編碼表示,出現頻率低的字符用長編碼表示,從而實現對數據的壓縮。
    的頭像 發表于 10-21 13:48 ?330次閱讀

    租用云數據庫違法嗎?租用流程和注意事項集錦

    租用云數據庫違法嗎?租用云數據庫本身并不違法,但用戶需要遵守相關法律法規和服務商的管理規則,不得用于違法活動。以下是關于租用云數據庫的詳細流程和注意事項:
    的頭像 發表于 10-16 10:28 ?246次閱讀

    電池測試流程測試方法有哪些

    電池測試是確保電池性能、安全性和可靠性的重要環節。由于電池技術的種類繁多,包括鋰離子電池、鎳氫電池、鉛酸電池等,每種電池的測試流程和方法都有所不同。 電池測試
    的頭像 發表于 09-23 16:51 ?1208次閱讀

    自動售貨機MDB協議中文解析(七)MDB-RS232控制紙幣器的詳細流程和解析

    自動售貨機MDB協議中文解析(七)MDB-RS232控制紙幣器的詳細流程和解析
    的頭像 發表于 09-09 10:04 ?709次閱讀

    芯片測試有哪些 芯片測試介紹

    本文就芯片測試做一個詳細介紹。芯片測試大致可以分成兩大部分。CP(chipprobering)
    的頭像 發表于 07-26 14:30 ?2742次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>測試</b>有哪些 <b class='flag-5'>芯片</b><b class='flag-5'>測試</b>介紹

    性能測試流程和步驟有哪些

    性能測試是軟件測試的一個重要環節,主要目的是評估軟件在不同負載條件下的性能表現,以確保軟件能夠滿足用戶的需求。本文將詳細介紹性能測試流程
    的頭像 發表于 05-29 16:00 ?920次閱讀

    CP,FT,WAT都是與芯片測試有關,他們有什么區別呢?如何區分?

    CP是把壞的Die挑出來,可以減少封裝和測試的成本。
    的頭像 發表于 05-09 11:43 ?3057次閱讀

    芯片封裝測試流程詳解,具體到每一個步驟

    封裝測試是將生產出來的合格晶圓進行切割、焊線、塑封,使芯片電路與外部器件實現電氣連接,為芯片提供機械物理保護,并利用測試工具,對封裝完的芯片
    的頭像 發表于 04-29 08:11 ?3114次閱讀
    <b class='flag-5'>芯片</b>封裝<b class='flag-5'>測試</b><b class='flag-5'>流程</b>詳解,具體到每一個步驟

    半導體制造的關鍵環節:芯片測試

    CP(Chip Probing)測試也叫晶圓測試(wafer test),也就是在芯片未封裝之前對wafer進行測試,這樣就可以把有問題的
    發表于 04-20 17:55 ?1989次閱讀
    半導體制造的關鍵環節:<b class='flag-5'>芯片</b><b class='flag-5'>測試</b>
    博E百百家乐官网娱乐城| 新澳博百家乐官网现金网| 阴宅风水24山分金| 文成县| 利博百家乐的玩法技巧和规则| 百家乐官网玩法教程| 网上梭哈| 百家乐技巧开户| 波音百家乐现金网| 澳门百家乐官网鸿运| 保山市| 顶级赌场下载| 怎么看百家乐路单| 百家乐取胜秘笈| 百家乐官网买对子技巧| 襄汾县| 金龙棋牌下载| 威尼斯人娱乐城地图| 时时博百家乐娱乐城| 2024年九运| 百家乐官网分路单| 百家乐官网天下第一缆| 大发888城| 实战百家乐十大取胜原因百分百战胜百家乐不买币不吹牛只你能做到按我说的.百家乐基本规则 | 风水97年农历6月24八字| 百家乐官网单机破解版| 百家乐官网楼梯缆 | 大发888线上娱乐城| 百家乐bp| 如何打百家乐的玩法技巧和规则| 百家乐仿水晶筹码| 百家乐包赢技巧| 太阳城百家乐官网杀祖玛| 百家乐官网视频视频| 肥西县| 葡京百家乐官网技巧| 昆明市| 金宝博百家乐官网娱乐城| 网上百家乐官网骗人不| 新澳博百家乐官网现金网| 百家乐官网的方法和公式|