新型流結構技術可實現實時的芯片健康監測和可靠的終端設備運行。
新思科技(Synopsys)近日推出了一項創新的流結構技術(Streaming fabric technology),能夠將芯片數據訪問和測試的時間最高縮短80%,并極大程度地降低極限功耗,從而支持日益復雜的大型設計中芯片健康監測的實時分析。作為新思科技芯片生命周期管理流程的一部分,該創新的流結構是一種獨特的片上網絡,由新思科技TestMAXDFT可測性設計工具生成,可以快速地將芯片數據傳輸到多個設計塊和多裸晶芯片系統中,顯著縮短了測試和分析芯片整體健康狀況以發現異常和故障的時間。
Enfabrica正在打造作為超分布式計算系統核心的尖端芯片,需要行業領先的芯片生命周期管理技術來實現我們的高質量目標。與現有方法相比,新思科技的新型流結構技術已證實可以大大縮短我們的設計測試時間。我們對測試結果十分滿意,并期待在我們的芯片測試中加以應用。
縮短數據傳輸時間以降低測試成本
確保芯片的健康和正常運行需要持續訪問和分析芯片或多裸晶芯片系統數據,例如工藝、電壓和溫度等參數。對于大型的先進工藝節點設計,工程團隊通常采用分治法,將數據訪問集成到每個設計模塊中,然后連接到芯片級引腳。
傳統網絡比較死板,需要大量的規劃工作。相比之下,新型流結構技術采用即插即用的方法,可以被編程以適應各模塊的速度和數據接口尺寸,因此只需極少的規劃工作。為了不斷減少繞線,該結構采用小數據接口模塊的簡化分支。這些功能可確保模塊級數據訪問方法的物理設計友好性,盡可能地降低工作量,并大幅縮短所需訪問時間,從而降低測試成本。此外,該技術簡化了分支連接,可大幅減少設計的物理影響,使工程團隊能夠使用新思科技數字設計系列產品快速部署該新型流架構。
精準的功耗估算提高數據可靠性
應用于現場的芯片或多裸晶芯片系統的數據(包括測試向量),不應導致芯片產生過多的功耗,否則可能會損壞零件或使結果失效。相比以前的方法,新思科技TestMAX ATPG測試向量生成解決方案采用全新功耗估算技術,可通過新思科技PrimePower RTL-to-signoff功耗分析技術的結果,更精確地確定在數據應用期間的功耗,從而緩解功耗下降,避免產生不正確的芯片數據結果和損壞。
提供高效、高性價比的芯片數據訪問是設備在全生命周期內實現可靠運行的一項基本要求,并且對于任務關鍵型應用能夠保持長期正常運行時間至關重要。新型流結構技術和更精確的測試向量功耗估算功能,將進一步增強我們的芯片生命周期管理系列產品,確保客戶在實現設計和進度目標的同時能夠實現這些目標。
-
芯片
+關注
關注
456文章
51192瀏覽量
427301 -
接口
+關注
關注
33文章
8694瀏覽量
151927 -
數據
+關注
關注
8文章
7145瀏覽量
89584 -
新思科技
+關注
關注
5文章
808瀏覽量
50424
原文標題:芯片生命周期管理平臺持續升級,創新流結構技術實時檢測芯片“健康”
文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
PI推出1SP0635 Digital高可靠性門極驅動器
驅動鈦絲(SMA)的可靠性設計(3) 響應時間的設計
如何提高CAN總線的傳輸可靠性
PCB高可靠性化要求與發展——PCB高可靠性的影響因素(上)
![PCB高<b class='flag-5'>可靠性</b>化要求與發展——PCB高<b class='flag-5'>可靠性</b>的影響因素(上)](https://file1.elecfans.com//web1/M00/F2/B1/wKgaoWcImW-AVZ6iAAA1UIogzFM024.jpg)
干簧開關與傳感技術:無功耗與高可靠性的完美結合
![干簧開關與傳感<b class='flag-5'>技術</b>:無<b class='flag-5'>功耗</b>與高<b class='flag-5'>可靠性</b>的完美結合](https://file1.elecfans.com/web2/M00/03/A2/wKgZombFeJGAOHUaAACTb3_Vbr0183.png)
新思科技攜手英特爾推出可量產Multi-Die芯片設計解決方案
基于可靠性設計感知的EDA解決方案
![基于<b class='flag-5'>可靠性</b>設計感知的EDA解決方案](https://file1.elecfans.com/web2/M00/FC/71/wKgZomaUgjeAWqrbAABvUGdV6Mk062.png)
EPSON實時時鐘模塊RX8900CE滿足EDR低功耗精準計時需求,可提高整體系統可靠性并縮減BOM成本
![EPSON實時時鐘模塊RX8900CE滿足EDR低<b class='flag-5'>功耗</b><b class='flag-5'>精準</b>計時需求,<b class='flag-5'>可</b><b class='flag-5'>提高</b>整體系統<b class='flag-5'>可靠性</b>并縮減BOM成本](https://file1.elecfans.com//web2/M00/C6/8B/wKgZomYKZ5yAVWFtAAAUbp_jsOg436.png)
硬件工程師在可靠性設計中所面臨的挑戰及解決之道
![硬件工程師在<b class='flag-5'>可靠性</b>設計中所面臨的挑戰及解決之道](https://file.elecfans.com/web2/M00/3F/CE/pYYBAGJqCX2AbtM8AAANJ1_N7GA875.jpg)
評論