衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【飛凌RZ/G2L開(kāi)發(fā)板試用體驗(yàn)】+05.RZ/V2L開(kāi)發(fā)板的性能讀寫(xiě)測(cè)試(zmj)

開(kāi)發(fā)板試用精選 ? 來(lái)源:開(kāi)發(fā)板試用 ? 作者:電子發(fā)燒友論壇 ? 2022-10-24 16:49 ? 次閱讀
本文來(lái)源電子發(fā)燒友社區(qū),作者:卿小小_9e6, 帖子地址:https://bbs.elecfans.com/jishu_2304220_1_1.html



飛凌RZ/G2L開(kāi)發(fā)板使用的CPU(RZ/G2L)是瑞薩智能工控領(lǐng)域的一款高性能、超高效處理器。 RZ/G2L采用ARMCortex-A55內(nèi)核,運(yùn)行頻率高達(dá)1.2GHz, 內(nèi)部集成Arm Cortex-M33@200MHz。 配備Mali-G31 GPU@500MHz圖形處理器及多種顯示接口,并具有豐富的行業(yè)應(yīng)用接口,主要應(yīng)用于各種具有視頻輸出的工控行業(yè)。
1. CPU性能測(cè)試
1.1 查看CPU信息
查看CPU信息,反饋結(jié)果是ARM Cortex-A55雙核,支持32-bit/64-bit兩種模式,L2-Cache大小為256kB。


  1. //------查看CPU信息:lscpu
  2. //---指令
  3. lscpu
  4. //---log信息
  5. Architecture: aarch64
  6. CPU op-mode(s): 32-bit, 64-bit
  7. Byte Order: Little Endian
  8. CPU(s): 2
  9. On-line CPU(s) list: 0,1
  10. Thread(s) per core: 1
  11. Core(s) per socket: 2
  12. Socket(s): 1
  13. Vendor ID: ARM
  14. Model: 0
  15. Model name: Cortex-A55
  16. Stepping: r2p0
  17. BogoMIPS: 48.00
  18. L2 cache: 256 KiB
  19. Vulnerability Itlb multihit: Not affected
  20. Vulnerability L1tf: Not affected
  21. Vulnerability Mds: Not affected
  22. Vulnerability Meltdown: Not affected
  23. Vulnerability Spec store bypass: Not affected
  24. Vulnerability Spectre v1: Mitigation; __user pointer sanitization
  25. Vulnerability Spectre v2: Not affected
  26. Vulnerability Srbds: Not affected
  27. Vulnerability Tsx async abort: Not affected
  28. Flags: fp asimd evtstrm crc32 atomics fphp asimdhp cpuid asimdrdm lrcpc dcpop asimddp
復(fù)制代碼

poYBAGMXIfWAU_UVAACuyDYnLrg102.png

1.2 CoreMark
1.2.1 CoreMark簡(jiǎn)介
//------CoreMark簡(jiǎn)介
CoreMark是由EEMBC(Embedded Microprocessor Benchmark Consortium)的Shay Gla-On于2009年提出的一項(xiàng)基準(zhǔn)測(cè)試程序,CoreMark的主要目標(biāo)是簡(jiǎn)化操作,并提供一套測(cè)試單核處理器核心的方法。測(cè)試標(biāo)準(zhǔn)是在配置參數(shù)的組合下單位時(shí)間內(nèi)運(yùn)行的CoreMark程序次數(shù)(單位:CoreMark/MHz),該數(shù)字值越大則說(shuō)明測(cè)試的性能越好。目前在嵌入式CPU行業(yè)中普遍公認(rèn)的性能測(cè)試指標(biāo)的標(biāo)準(zhǔn)主要使用以下三種,MIPS、Dhrystone、Coremark,而CoreMark與Dhrystone一樣,擁有體積小、方便移植、易于理解、免費(fèi)并且顯示單個(gè)數(shù)字基準(zhǔn)分?jǐn)?shù)。與Dhrystone不同的是,Dhrystone的主要部分實(shí)際上暴露了編譯器優(yōu)化工作負(fù)載的能力,而不是實(shí)際MCU或CPU的能力,的性能,而CoreMark具有特定的運(yùn)行和報(bào)告規(guī)則,從而可以避免由于所使用的編譯庫(kù)不同而導(dǎo)致的測(cè)試結(jié)果難以比較。
1.2.2 CoreMark源碼獲取
//------CoreMark源碼獲取
EEMBC在將CoreMark源碼托管在GitHub上可以訪問(wèn)github.com/eembc/coremark直接點(diǎn)擊下載獲得源碼;也可以通過(guò)git命令下載到本地。


  1. //------CoreMark源碼獲取
  2. //---直接下載
  3. https://github.com/eembc/coremark
  4. //---Git下載
  5. git clone https://github.com/eembc/coremark.git
復(fù)制代碼


CoreMark項(xiàng)目的詳細(xì)介紹,可以查閱當(dāng)前目錄下“coremark/docs/html/index.html”。該項(xiàng)目以下是當(dāng)前目錄的個(gè)文件介紹:


  1. #在tree命令的輸出中,作了部分刪除(不影響分析整個(gè)CoreMark工程)
  2. imaginemiracle@:coremark$ tree
  3. .
  4. ├── barebones --移植到裸機(jī)環(huán)境下需要修改的目錄
  5. │ ├── core_portme.c --移植的目標(biāo)平臺(tái)配置信息
  6. │ ├── core_portme.h --計(jì)時(shí)以及板級(jí)初始化實(shí)現(xiàn)
  7. │ ├── core_portme.mak --該子目錄的makefile
  8. │ ├── cvt.c
  9. │ └── ee_printf.c --打印函數(shù)串口發(fā)送實(shí)現(xiàn)
  10. ├── core_list_join.c --列表操作程序
  11. ├── core_main.c --主程序
  12. ├── coremark.h --項(xiàng)目配置與數(shù)據(jù)結(jié)構(gòu)的定義頭文件
  13. ├── coremark.md5
  14. ├── core_matrix.c --矩陣運(yùn)算程序
  15. ├── core_state.c --狀態(tài)機(jī)控制程序
  16. ├── core_util.c --CRC計(jì)算程序
  17. ├── cygwin --x86 cygwin和gcc 3.4(四核,雙核和單核系統(tǒng))的測(cè)試代碼
  18. │ ├── core_portme.c
  19. │ ├── core_portme.h
  20. │ └── core_portme.mak
  21. ├── freebsd --以下同理,是在不同操作系統(tǒng)下的測(cè)試代碼
  22. │ ├── ...
  23. ├── LICENSE.md
  24. ├── linux
  25. │ ├── ...
  26. ├── linux64
  27. │ ├── ...
  28. ├── macos
  29. │ ├── ...
  30. ├── Makefile
  31. ├── README.md --自述文件,CoreMark項(xiàng)目的基本介紹
  32. ├── rtems
  33. │ ├── ...
  34. └── simple
  35. ├── ...
  36. └──
復(fù)制代碼



1.2.3 運(yùn)行coremark.exe測(cè)試性能
//------在目標(biāo)平臺(tái)上運(yùn)行coremark.rvexe測(cè)試性能
執(zhí)行命令:./coremark.exe


  1. //------在目標(biāo)平臺(tái)上運(yùn)行coremark.rvexe測(cè)試性能
  2. ./coremark.exe
  3. //------CoreMark得分
  4. CoreMark 1.0 : 4373.496611
復(fù)制代碼


測(cè)試結(jié)果如下圖所示:
pYYBAGMXIvaAdYQZAAI__EHreRQ112.png

1.2.4 CoreMark跑分榜/結(jié)果比對(duì)
可以看到EEMBC目前已經(jīng)上傳了711款型號(hào)的微控制器CoreMark跑分結(jié)果,可以在EEMBC的coremark/scores里看到。


  1. //------EEMBC的CoreMark結(jié)果
  2. https://www.eembc.org/coremark/scores.php
復(fù)制代碼

poYBAGMXIymAIhHnAAGHkeJIlQY028.png

1.2.5 參考鏈接
參考鏈接:《CPU性能測(cè)試——CoreMark篇》


  1. //------《CPU性能測(cè)試——CoreMark篇》
  2. https://blog.csdn.net/qq_36393978/article/details/111629341
復(fù)制代碼


2. DDR內(nèi)存性能測(cè)試
飛凌RZ/G2L開(kāi)發(fā)板上有2GB大小的RAM內(nèi)存,下面使用多種方式進(jìn)行內(nèi)存性能測(cè)試。

2.1 DDR內(nèi)存基本信息
RZ/V2L開(kāi)發(fā)板板載2GB的RAM,通過(guò)“free -h”指令查看DDR內(nèi)存大小。
pYYBAGMXI36ASxxAAAA1-11R8Zw774.png
2.2 STREAM內(nèi)存帶寬測(cè)試
STREAM內(nèi)存帶寬測(cè)試。


  1. //------RAM性能測(cè)試
  2. root@okg2l:~# stream
  3. STREAM copy latency: 6.44 nanoseconds
  4. STREAM copy bandwidth: 2485.24 MB/sec
  5. STREAM scale latency: 7.09 nanoseconds
  6. STREAM scale bandwidth: 2257.65 MB/sec
  7. STREAM add latency: 9.65 nanoseconds
  8. STREAM add bandwidth: 2486.79 MB/sec
  9. STREAM triad latency: 9.62 nanoseconds
  10. STREAM triad bandwidth: 2496.10 MB/sec
  11. //------各測(cè)試項(xiàng)含義
  12. a.Copy-復(fù)制操作
  13. 從內(nèi)存單元中讀取一個(gè)數(shù),并復(fù)制到其他內(nèi)存單元中,兩次訪問(wèn)內(nèi)存操作
  14. b.Scale-乘法操作
  15. 從內(nèi)存單元中讀取一個(gè)數(shù),與常數(shù)相乘,得到的記過(guò)存到其他內(nèi)存單元,兩次訪問(wèn)內(nèi)存操作
  16. c.Add-加法操作
  17. 從兩個(gè)內(nèi)存單元中分別讀取兩個(gè)數(shù),將其進(jìn)行加法操作后,得到的結(jié)果寫(xiě)入另一個(gè)內(nèi)存單元中,3次訪問(wèn)內(nèi)存操作
  18. d.Triad-前面三種的結(jié)合
  19. 先從內(nèi)存中讀取一個(gè)數(shù),與一個(gè)常數(shù)相乘得到一個(gè)乘積,然后從另一個(gè)內(nèi)存單元中讀取一個(gè)數(shù)與剛才乘積結(jié)果相加,得到的結(jié)果寫(xiě)入內(nèi)存。
  20. 共計(jì)3次訪問(wèn)內(nèi)存操作。
  21. 測(cè)試結(jié)果一般的規(guī)律是Add > Triad > Copy > Scale。一次Add操作需要訪問(wèn)三次內(nèi)存(兩個(gè)讀操作,一個(gè)寫(xiě)操作),Triad操作也需要三次訪問(wèn)內(nèi)存, Copy和Scale操作需要兩次訪問(wèn)內(nèi)存。單位操作內(nèi),訪問(wèn)內(nèi)存次數(shù)越多,越能夠掩蓋訪存延遲,帶寬越大。
  22. 單核Stream測(cè)試,影響的因素除了內(nèi)存控制器能力外,還有Core的ROB、Load/Store對(duì)其影響,因此不是單純的內(nèi)存帶寬性能測(cè)試。
  23. 而多核Stream測(cè)試,通過(guò)多核同時(shí)發(fā)出大量?jī)?nèi)存訪問(wèn)請(qǐng)求,能夠更加飽和地訪問(wèn)內(nèi)存,從而測(cè)試到內(nèi)存帶寬的極限性能。
復(fù)制代碼

pYYBAGMXI7OAXt8nAAE9ofyxFZ0583.png

2.3 內(nèi)存帶寬測(cè)試-memory_bandwidth.sh
內(nèi)存帶寬測(cè)試-memory_bandwidth.sh


  1. //------測(cè)試工具(飛凌系統(tǒng)已帶)
  2. memory_bandwidth.sh
  3. //------memory_bandwidth.sh目錄
  4. /usr/bin/memory_bandwidth.sh
  5. //------查找memory_bandwidth.sh
  6. find /usr/bin/ -name "*.sh"
  7. //------測(cè)試指令
  8. memory_bandwidth.sh
  9. //------腳本內(nèi)容
  10. #!/bin/bash
  11. for opt in rd wr rdwr cp frd fwr fcp bzero bcopy
  12. do
  13. echo "L1 cache bandwidth $opt test with #$proc process"
  14. #8k is fit for all platform
  15. for idx in `seq 1 5`
  16. do
  17. bw_mem -P 1 8k $opt
  18. done
  19. echo "L2 cache bandwidth $opt test"
  20. # For Layerscape platform, each platform has more than 256K L2 cache, so chose 128k as L2 cache size.
  21. for idx in `seq 1 5`
  22. do
  23. bw_mem -P 1 128k $opt
  24. done
  25. echo "Main mem bandwidth $opt test"
  26. for idx in `seq 1 5`
  27. do
  28. bw_mem -P 1 50m $opt
  29. done
  30. done
復(fù)制代碼

poYBAGMXI-aABSnzAACslgv7aA4320.png

pYYBAGMXJACATv2YAAGocYX2UQs854.png

2.4 內(nèi)存帶寬測(cè)試-bw_mem
內(nèi)存帶寬測(cè)試-bw_mem工具可以對(duì)內(nèi)存RAM進(jìn)行指定容量讀寫(xiě)測(cè)試。


  1. //------測(cè)試工具(飛凌系統(tǒng)已帶)
  2. bw_mem
  3. //------測(cè)試指令(容量根據(jù)實(shí)際情況指定)
  4. bw_mem 100m rd
  5. bw_mem 100m wr
  6. bw_mem 1000m rd
  7. bw_mem 1000m wr
  8. //------測(cè)試結(jié)果
  9. RD讀帶寬:2650MB/S
  10. WR寫(xiě)帶寬:852MB/S
復(fù)制代碼

pYYBAGMXJCuAcCy1AADGFff3rIs992.png

2.5 內(nèi)存功能壓力測(cè)試-memtester
內(nèi)存功能壓力測(cè)試-memtester


  1. //------測(cè)試工具(飛凌系統(tǒng)已帶)
  2. memtester
  3. //------測(cè)試指令
  4. memtester 512M 1
復(fù)制代碼

pYYBAGMXJFiAOM_pAACvDB26KHs120.png

//------END

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 飛凌
    +關(guān)注

    關(guān)注

    0

    文章

    134

    瀏覽量

    16171
  • 開(kāi)發(fā)板試用

    關(guān)注

    3

    文章

    301

    瀏覽量

    2147
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    瑞薩電子RZ MPU家族精品RZ/N2L產(chǎn)品介紹

    瑞薩生態(tài)合作伙伴RT-Thread推出了一款高性能、多功能以太網(wǎng)MPU開(kāi)發(fā)板EtherKit,搭載瑞薩電子RZ/N2L,并攜手瑞薩電子舉辦了產(chǎn)品發(fā)布會(huì)和產(chǎn)品研討。瑞薩電子在本次活動(dòng)中介
    的頭像 發(fā)表于 12-23 14:10 ?141次閱讀
    瑞薩電子<b class='flag-5'>RZ</b> MPU家族精品<b class='flag-5'>RZ</b>/N<b class='flag-5'>2L</b>產(chǎn)品介紹

    瑞薩電子RZ/N2L MPU產(chǎn)品介紹

    瑞薩生態(tài)合作伙伴RT-Thread推出了一款高性能、多功能以太網(wǎng)MPU開(kāi)發(fā)板EtherKit,搭載瑞薩電子RZ/N2L,并攜手瑞薩電子舉辦了產(chǎn)品發(fā)布會(huì)和產(chǎn)品研討。瑞薩電子在本次活動(dòng)中介
    的頭像 發(fā)表于 12-19 16:50 ?450次閱讀
    瑞薩電子<b class='flag-5'>RZ</b>/N<b class='flag-5'>2L</b> MPU產(chǎn)品介紹

    嵌入式受邀亮相瑞薩2024工業(yè)技術(shù)研討會(huì)

    嵌入式作為瑞薩電子的生態(tài)合作伙伴,給2024瑞薩電子MCU/MPU工業(yè)技術(shù)研討會(huì)的現(xiàn)場(chǎng)觀眾帶去了基于RZ/G2L性能多核異構(gòu)處理器設(shè)計(jì)
    的頭像 發(fā)表于 12-07 14:27 ?412次閱讀
    <b class='flag-5'>飛</b><b class='flag-5'>凌</b>嵌入式受邀亮相瑞薩2024工業(yè)技術(shù)研討會(huì)

    瑞薩RZ/G2L微處理器的SD卡GPIO控制功能介紹

    RZ/G2L微處理器配備Cortex-A55(1.2 GHz) CPU、16位DDR3L/DDR4接口、帶Arm Mali-G31的3D圖形加速引擎以及視頻編解碼器(H.264)。此外
    的頭像 發(fā)表于 12-06 10:25 ?1208次閱讀
    瑞薩<b class='flag-5'>RZ</b>/<b class='flag-5'>G2L</b>微處理器的SD卡GPIO控制功能介紹

    RZ/G2L高速虛擬串口方案 基于瑞薩RZ/G2L SMARC開(kāi)發(fā)板的虛擬(Virtual UART)實(shí)現(xiàn)方案

    RZ/G2L具有豐富的外設(shè),比如千兆以太網(wǎng),CANFD以及豐富的UART接口,可以滿(mǎn)足工業(yè)數(shù)據(jù)收集處理相關(guān)的應(yīng)用。本文主要介紹基于瑞薩RZ/G2L SMARC
    發(fā)表于 11-20 14:41 ?572次閱讀
    <b class='flag-5'>RZ</b>/<b class='flag-5'>G2L</b>高速虛擬串口方案 基于瑞薩<b class='flag-5'>RZ</b>/<b class='flag-5'>G2L</b> SMARC<b class='flag-5'>開(kāi)發(fā)板</b>的虛擬(Virtual UART)實(shí)現(xiàn)方案

    有獎(jiǎng)試用!!RA-Eco-RA4E2-64PIN-V1.0開(kāi)發(fā)板試用活動(dòng)開(kāi)始報(bào)名

    有獎(jiǎng)試用!!RA-Eco-RA4E2-64PIN-V1.0開(kāi)發(fā)板試用活動(dòng)開(kāi)始報(bào)名
    的頭像 發(fā)表于 11-09 01:02 ?332次閱讀
    有獎(jiǎng)<b class='flag-5'>試用</b>!!RA-Eco-RA4E<b class='flag-5'>2-64PIN-V</b>1.0<b class='flag-5'>開(kāi)發(fā)板</b><b class='flag-5'>試用</b>活動(dòng)開(kāi)始報(bào)名

    RZ/G2L串口SCI的使用(下)

    RZ/G2L串口SCI的使用
    的頭像 發(fā)表于 08-03 08:06 ?565次閱讀
    <b class='flag-5'>RZ</b>/<b class='flag-5'>G2L</b>串口SCI的使用(下)

    RZ/G2L串口SCI的使用(上)

    RZ/G2L串口SCI的使用
    的頭像 發(fā)表于 07-25 08:06 ?559次閱讀
    <b class='flag-5'>RZ</b>/<b class='flag-5'>G2L</b>串口SCI的使用(上)

    RZ/T2M, RZ/T2L, RZ/N2L電機(jī)解決方案套件數(shù)據(jù)手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《RZ/T2M, RZ/T2L, RZ/N2L電機(jī)解決方案套件數(shù)據(jù)手冊(cè).rar
    發(fā)表于 05-13 18:12 ?5次下載
    <b class='flag-5'>RZ</b>/T<b class='flag-5'>2</b>M, <b class='flag-5'>RZ</b>/T<b class='flag-5'>2L</b>, <b class='flag-5'>RZ</b>/N<b class='flag-5'>2L</b>電機(jī)解決方案套件數(shù)據(jù)手冊(cè)

    瑞薩教你如何使用RZ/T2L RZ/N2L RSK J-Link OB

    ? 瑞薩RZ/T2L MPU RZ/T2L是一款高性能MPU,可通過(guò)EtherCAT實(shí)現(xiàn)高速、高精度的實(shí)時(shí)控制。
    的頭像 發(fā)表于 05-07 10:18 ?2195次閱讀
    瑞薩教你如何使用<b class='flag-5'>RZ</b>/T<b class='flag-5'>2L</b> <b class='flag-5'>RZ</b>/N<b class='flag-5'>2L</b> RSK J-Link OB

    RZ/G2L Demo調(diào)試經(jīng)驗(yàn)流程分享(1)

    r01us0553ej0107-rz-g(Release Note).pdf,r01us0556ej0102-rz-g(Board_StartUp_Guide_smarcEVK).pdf,對(duì)SMARC EVK of RZ/
    的頭像 發(fā)表于 05-06 14:25 ?737次閱讀
    <b class='flag-5'>RZ</b>/<b class='flag-5'>G2L</b> Demo調(diào)試經(jīng)驗(yàn)流程分享(1)

    RZ/G2L SD卡啟動(dòng)環(huán)境變量存儲(chǔ)設(shè)置

    RZ/G2L微處理器配備Cortex-A55(1.2 GHz)CPU、16位DDR3L/DDR4接口、帶Arm Mali-G31的3D圖形加速引擎以及視頻編解碼器(H.264)。
    的頭像 發(fā)表于 03-21 13:56 ?632次閱讀
    <b class='flag-5'>RZ</b>/<b class='flag-5'>G2L</b> SD卡啟動(dòng)環(huán)境變量存儲(chǔ)設(shè)置

    瑞薩RZ/V2L預(yù)訓(xùn)練的人工智能模型

    RZ/V2L還與RZ/G2L封裝和引腳兼容。這使得RZ/G2L用戶(hù)可輕松升級(jí)至
    發(fā)表于 03-21 13:51 ?455次閱讀
    瑞薩<b class='flag-5'>RZ</b>/<b class='flag-5'>V2L</b>預(yù)訓(xùn)練的人工智能模型

    【米爾-瑞薩RZ/G2UL開(kāi)發(fā)板】3.雜項(xiàng)測(cè)試

    【米爾-瑞薩RZ/G2UL開(kāi)發(fā)板】3.雜項(xiàng)測(cè)試 不知道為啥我這板子好多奇奇怪怪的調(diào)試信息蹦出來(lái),臨時(shí)抑制辦法 echo 1 4 1 7 > /proc/sys/kernel
    發(fā)表于 02-28 15:25

    RZ/G2L微處理器DDR ECC功能和機(jī)制概要

    RZ/G2L微處理器配備Cortex?-A55 (1.2 GHz) CPU、16位DDR3L/DDR4接口、帶Arm Mali-G31的3D圖形加速引擎以及視頻編解碼器(H.264)。
    的頭像 發(fā)表于 02-28 13:44 ?1406次閱讀
    <b class='flag-5'>RZ</b>/<b class='flag-5'>G2L</b>微處理器DDR ECC功能和機(jī)制概要
    智尊国际娱乐| 二八杠下载| 百家乐闲单开多少| 百家乐官网大西洋城| 关岭| 百家乐分| 百家乐官网游戏辅助| 皇冠现金开户| 大发888打法888| 帝王百家乐的玩法技巧和规则| 玩百家乐新2娱乐城| 24山先天分房| 壹贰博百家乐官网娱乐城| 大发| 皇城百家乐娱乐城| 百家乐有作弊的吗| 新利百家乐官网的玩法技巧和规则| 百家乐官网平台出租家乐平台出租 | 大发888娱乐真钱游戏 下载| 丽都百家乐的玩法技巧和规则 | 百家乐赌场赌场网站| 百家乐最新打法| 网上百家乐官网乐代理| 百家乐官网一柱擎天| 网上百家乐官网如何作假| 黄金城| 大发888大发娱乐场| JJ百家乐的玩法技巧和规则| 百家乐官网筹码桌| 金宝博百家乐官网娱乐城| 迁西县| 申城棋牌官网| 大发888casino组件下载| 大发888网页版下载| 恒利百家乐的玩法技巧和规则| 百家乐公式软件| 在线百家乐博彩| ea百家乐系统| 百家乐五湖四海娱乐场| 网上百家乐骗钱| 百家乐现金游戏注册送彩金|