外延工藝是指在襯底上生長完全排列有序的單晶體層的工藝。一般來講,外延工藝是在單晶襯底上生長一層與原襯底相同晶格取向的晶體層。外延工藝廣泛用于半導(dǎo)體制造,如集成電路工業(yè)的外延硅片。MOS 晶體管的嵌入式源漏外延生長,LED襯底上的外延生長等。根據(jù)生長源物相狀態(tài)的不同,外延生長方式可以分為固相外延、液相外延、氣相外延。在集成電路制造中,常用的外延方式是固相外延和氣相外延。
固相外延,是指固體源在襯底上生長一層單晶層,如離子注入后的熱退火實(shí)際上就是一種固相外延過程。離于注入加工時(shí),硅片的硅原子受到高能注入離子的轟擊,脫離原有晶格位置,發(fā)生非晶化,形成一層表面非晶硅層;再經(jīng)過高溫?zé)嵬嘶穑蔷г又匦禄氐骄Ц裎恢茫⑴c襯底內(nèi)部原子晶向保持一致。
氣相外延的生長方法包括化學(xué)氣相外延生長(CVE)、分子束外延( MBD)、原子層外(ALE)等。在集成電路制造中,最常用的是化學(xué)氣相外延生長(CVE)。化學(xué)氣相外延與化學(xué)氣相沉積(CVD) 原理基本相同,都是利用氣體混合后在晶片表面發(fā)生化學(xué)反應(yīng),沉積薄膜的工藝;不同的是,因?yàn)榛瘜W(xué)氣相外延生長的是單晶層,所以對(duì)設(shè)備內(nèi)的雜質(zhì)含量和硅片表面的潔凈度要求都更高。早期的化學(xué)氣相外延硅工藝需要在高溫條件下(大于 1000°C)進(jìn)行。隨著工藝設(shè)備的改進(jìn),尤其是真空交換腔體(Load Lock Chamber)技術(shù)的采用,設(shè)備腔內(nèi)和硅片表面的潔凈度大大改進(jìn),硅的外延已經(jīng)可以在較低溫度 (600~700°C)下進(jìn)行。 在集成電路制造中,CVE 主要用于外延硅片工藝和 MOS 晶體管嵌人式源漏外延工藝。外延硅片工藝是在硅片表面外延一層單晶硅,與原來的硅襯底相比,外延硅層的純度更高,晶格缺陷更少,從而提高了半導(dǎo)體制造的成品率。另外,硅片上生長的外延硅層的生長厚度和摻雜濃度可以靈活設(shè)計(jì),這給器件的設(shè)計(jì)帶來了靈活性,如可以用于減小襯底電阻,增強(qiáng)襯底隔離等。 嵌入式源漏外延工藝是在邏輯先進(jìn)技術(shù)節(jié)點(diǎn)廣泛采用的技術(shù),是指在 MOS 晶體管的源漏區(qū)域外延生長摻雜的鍺硅或硅的工藝。引入嵌入式源漏外延工藝的主要優(yōu)點(diǎn)包括:可以生長因晶格適配而包含應(yīng)力的贗晶層,提升溝道載流子遷移率;可以原位摻雜源漏,降低源漏結(jié)寄生電阻,減少高能離子注入的缺陷。
審核編輯 :李倩
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
原文標(biāo)題:外延工藝(Epitaxy)
文章出處:【微信號(hào):Semi Connect,微信公眾號(hào):Semi Connect】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
相關(guān)推薦
集成電路是現(xiàn)代電子技術(shù)的基石,而外延片作為集成電路制造過程中的關(guān)鍵材料,其性能和質(zhì)量直接影響著最終芯片的性能和可靠性。本文將深入探討集成電路外延片的組成、制備工藝及其對(duì)芯片性能的影響。
發(fā)表于 01-24 11:01
?295次閱讀
。這通常涉及到外延生長、光刻、離子注入、擴(kuò)散等工藝步驟。 外延生長 :在襯底上生長出所需的半導(dǎo)體材料層。 光刻 :利用光刻技術(shù)在半導(dǎo)體材料上形成所需的圖案。 離子注入 :通過離子注入改變半導(dǎo)體材料的電學(xué)性質(zhì)。 擴(kuò)散 :通過高溫?cái)U(kuò)
發(fā)表于 01-14 16:55
?329次閱讀
一、引言
在半導(dǎo)體制造業(yè)中,外延生長技術(shù)扮演著至關(guān)重要的角色。化學(xué)氣相沉積(CVD)作為一種主流的外延生長方法,被廣泛應(yīng)用于制備高質(zhì)量的外延片。而在CVD外延生長過程中,石墨托盤作為承
發(fā)表于 01-08 15:49
?159次閱讀
隨著碳化硅(SiC)材料在電力電子、航空航天、新能源汽車等領(lǐng)域的廣泛應(yīng)用,高質(zhì)量、大面積的SiC外延生長技術(shù)變得尤為重要。8英寸SiC晶圓作為當(dāng)前及未來一段時(shí)間內(nèi)的主流尺寸,其外延生長室的結(jié)構(gòu)設(shè)計(jì)
發(fā)表于 12-31 15:04
?185次閱讀
器件的穩(wěn)定性和可靠性。
二、外延填充方法
1. 實(shí)驗(yàn)準(zhǔn)備
在進(jìn)行外延填充之前,首先需要通過實(shí)驗(yàn)確定外延生長和刻蝕的工藝參數(shù)。這通常包括使用與待填充的碳化硅正式片具有
發(fā)表于 12-30 15:11
?270次閱讀
復(fù)合材料,因其獨(dú)特的物理和電學(xué)特性,在半導(dǎo)體芯片制造中得到了廣泛應(yīng)用。 ? ? ? ? SiGe外延工藝的重要性 1.1 外延工藝簡介?? ??????????
發(fā)表于 12-20 14:17
?960次閱讀
基于石英玻璃外延GaN的工藝改進(jìn)方法主要包括以下幾個(gè)方面:
一、晶圓片制備優(yōu)化
多次減薄處理:
采用不同材料的漿液和磨盤對(duì)石英玻璃進(jìn)行多次減薄處理,可以制備出預(yù)設(shè)厚度小于70μm且厚度均勻性TTV
發(fā)表于 12-06 14:11
?363次閱讀
SiC外延生長技術(shù)是SiC功率器件制備的核心技術(shù)之一,外延質(zhì)量直接影響SiC器件的性能。目前應(yīng)用較多的SiC外延生長方法是化學(xué)氣相沉積(CVD),本文簡要介紹其生產(chǎn)過程及注意事項(xiàng)。
發(fā)表于 11-14 14:46
?575次閱讀
本文簡單介紹了幾種半導(dǎo)體外延生長方式。
發(fā)表于 10-18 14:21
?781次閱讀
外延片和擴(kuò)散片都是半導(dǎo)體制造過程中使用的材料。它們的主要區(qū)別在于制造過程和應(yīng)用領(lǐng)域。 制造過程: 外延片是通過在單晶硅片上生長一層或多層半導(dǎo)體材料來制造的。這個(gè)過程通常使用化學(xué)氣相沉積(CVD)或
發(fā)表于 07-12 09:16
?1046次閱讀
作為半導(dǎo)體單晶材料制成的晶圓片,它既可以直接進(jìn)入晶圓制造流程,用于生產(chǎn)半導(dǎo)體器件;也可通過外延工藝加工,產(chǎn)出外延片。
發(fā)表于 04-24 12:26
?4017次閱讀
異質(zhì)外延是一種先進(jìn)的晶體生長技術(shù),它指的是在一個(gè)特定的襯底材料上生長出與襯底材料具有不同晶體結(jié)構(gòu)或化學(xué)組成的薄膜或外延層的過程,即:在一種材料的基片上生長出另一種材料。
發(fā)表于 04-17 09:39
?832次閱讀
聚焦碳化硅襯底片和碳化硅外延設(shè)備兩大業(yè)務(wù)。公司已掌握行業(yè)領(lǐng)先的8英寸碳化硅襯底技術(shù)和工藝,量產(chǎn)晶片的核心位錯(cuò)達(dá)到行業(yè)領(lǐng)先水平。
發(fā)表于 03-22 09:39
?779次閱讀
襯底(substrate)是由半導(dǎo)體單晶材料制造而成的晶圓片,襯底可以直接進(jìn)入晶圓制造環(huán)節(jié)生產(chǎn)半導(dǎo)體器件,也可以進(jìn)行外延工藝加工生產(chǎn)外延片。
發(fā)表于 03-08 11:07
?1707次閱讀
只有體單晶材料難以滿足日益發(fā)展的各種半導(dǎo)體器件制作的需要。因此,1959年末開發(fā)了薄層單晶材料生長技外延生長。那外延技術(shù)到底對(duì)材料的進(jìn)步有了什么具體的幫助呢?
發(fā)表于 02-23 11:43
?1387次閱讀
評(píng)論