衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

介紹DDR3和DDR4最關鍵的一些技術

安芯教育科技 ? 來源:IC 芯博士 ? 2023-02-21 13:57 ? 次閱讀

今天要介紹的是DDR3和DDR4最關鍵的一些技術,write leveling以及DBI功能。

一、Write leveling功能與Fly_by拓撲

Write leveling功能和Fly_by拓撲密不可分。Fly_by拓撲主要應用于時鐘、地址、命令和控制信號,該拓撲可以有效的減少stub的數量和他們的長度,但是卻會導致時鐘和Strobe信號在每個芯片上的飛行時間偏移,這使得控制器FPGA或者CPU)很難保持tDQSS、tDSS 和tDSH這些參數滿足時序規格。

因此write leveling應運而生,這也是為什么在DDR3里面使用fly_by結構后數據組可以不用和時鐘信號去繞等長的原因,數據信號組與組之間也不用去繞等長,而在DDR2里面數據組還是需要和時鐘有較寬松的等長要求的。DDR3控制器調用Write leveling功能時,需要DDR3 SDRAM顆粒的反饋來調整DQS與CK之間的相位關系,具體方式如下圖一所示。

dd0136c0-b19d-11ed-bfe3-dac502259ad0.jpg

圖一、 Write leveling

Write leveling 是一個完全自動的過程??刂破鳎–PU或FPGA)不停的發送不同時延的DQS 信號,DDR3 SDRAM 顆粒在DQS-DQS#的上升沿采樣CK 的狀態,并通過DQ 線反饋給DDR3 控制器??刂破鞫朔磸偷恼{整DQS-DQS#的延時,直到控制器端檢測到DQ 線上0 到1 的跳變(說明tDQSS參數得到了滿足),控制器就鎖住此時的延時值,此時便完成了一個Write leveling過程;同時在Leveling 過程中,DQS-DQS#從控制器端輸出,所以在DDR3 SDRAM 側必須進行端接;同理,DQ 線由DDR3 SDRAM顆粒側輸出,在控制器端必須進行端接;

需要注意的是,并不是所有的DDR3控制器都支持write leveling功能,所以也意味著不能使用Fly_by拓撲結構,通常這樣的主控芯片會有類似以下的描述:

dd148ab8-b19d-11ed-bfe3-dac502259ad0.jpg

二、DBI功能與POD電平

DBI的全稱是Data Bus Inversion數據總線反轉/倒置,它與POD電平密不可分,它們也是DDR4區別于DDR3的主要技術突破。

POD電平的全稱是Pseudo Open-Drain 偽漏極開路,其與DDR3對比簡單的示例電路如下圖二所示。

dd30cc14-b19d-11ed-bfe3-dac502259ad0.jpg

圖二 POD示意電路

從中可以看到,當驅動端的上拉電路導通,電路處于高電平時(也即傳輸的是“1”),此時兩端電勢差均等,相當于回路上沒有電流流過,但數據“1”還是照樣被傳輸,這樣的設計減少了功率消耗。

正是由于POD電平的這一特性,DDR4設計了DBI功能。當一個字節里的“0”比特位多于“1”時,可以使能DBI,將整個字節的“0”和“1”反轉,這樣“1”比“0”多,相比原(反轉前)傳輸信號更省功耗,如下表一所示。

dd7a9790-b19d-11ed-bfe3-dac502259ad0.jpg

表一 DBI示例

以上就是DDRx的一些主要的關鍵技術介紹,可以用如下表二所示來總結下DDRx的特性對比。

dd9ae4fa-b19d-11ed-bfe3-dac502259ad0.jpg

表二 DDRx SDRAM特性對比





審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 控制器
    +關注

    關注

    112

    文章

    16447

    瀏覽量

    179462
  • DDR3
    +關注

    關注

    2

    文章

    276

    瀏覽量

    42389
  • DDR4
    +關注

    關注

    12

    文章

    322

    瀏覽量

    40960
  • SDRAM控制器
    +關注

    關注

    0

    文章

    28

    瀏覽量

    8188
  • dqs
    dqs
    +關注

    關注

    0

    文章

    7

    瀏覽量

    2296

原文標題:技術分享 | DDRx的關鍵技術介紹

文章出處:【微信號:Ithingedu,微信公眾號:安芯教育科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    DDR4DDR3的不同之處 DDR4設計與仿真案例

    相對于DDR3, DDR4首先在外表上就有一些變化,比如DDR4將內存下部設計為中間稍微突出,邊緣變矮的形狀,在中央的高點和兩端的低點以平滑曲線過渡,這樣的設計可以保證金手指和內存插槽
    發表于 09-19 14:49 ?3937次閱讀
    <b class='flag-5'>DDR4</b>與<b class='flag-5'>DDR3</b>的不同之處 <b class='flag-5'>DDR4</b>設計與仿真案例

    DDR4信號完整性測試要求

    DDR5已經開始商用,但是有的產品還才開始使用DDR4。本文分享一些DDR4的測試內容。DDR4 和前代的
    的頭像 發表于 01-08 09:18 ?2275次閱讀
    <b class='flag-5'>DDR4</b>信號完整性測試要求

    DDRx的關鍵技術介紹(下)

    今天要介紹的是DDR3DDR4關鍵一些技術,write leveling以及DBI功能。有
    發表于 09-14 16:57

    ddr3ddr4的差異對比

    Group具備獨立啟動操作讀、寫等動作特性,Bank Group 數據組可套用多任務的觀念來想象,亦可解釋為DDR4 在同頻率工作周期內,至多可以處理4 筆數據,效率明顯好過于DDR3
    的頭像 發表于 11-07 10:48 ?5.4w次閱讀
    <b class='flag-5'>ddr3</b>及<b class='flag-5'>ddr4</b>的差異對比

    ddr4ddr3內存的區別,可以通用嗎

    雖然新代電腦/智能手機用上了DDR4內存,但以往的產品大多還是用的DDR3內存,因此DDR3依舊是主流,DDR4今后將逐漸取代
    發表于 11-08 15:42 ?3.2w次閱讀

    SDRAM,DDR3,DDR2,DDR4,DDR1的區別對比及其特點分析

    DDR3 SDRAM(Double Data Rate Three SDRAM):為雙信道三次同步動態隨機存取內存。 DDR4 SDRAM(Double Data Rate Fourth
    發表于 11-17 13:15 ?2.7w次閱讀

    DDR3備受輕薄本板載內存青睞 DDR3有何優勢

    從成本的角度來看,DDR3也許的確要比DDR4一些,所以從這個角度可以講通。
    的頭像 發表于 09-08 16:28 ?4504次閱讀

    DDR4相比DDR3的變更點

    DDR4相比DDR3的相關變更點相比DDR3,DDR4存在諸多變更點,其中與硬件設計直接相關的變更點主要有:? 增加Vpp電源;? VREFDQ刪除;? CMD、ADD、CTRL命令的
    發表于 11-06 20:36 ?29次下載
    <b class='flag-5'>DDR4</b>相比<b class='flag-5'>DDR3</b>的變更點

    DDR,DDR2,DDR3,DDR4,LPDDR區別

    DDR,DDR2,DDR3,DDR4,LPDDR區別作者:AirCity 2019.12.17Aircity007@sina.com 本文所有權歸作者Aircity所有1 什么是DD
    發表于 11-10 09:51 ?161次下載
    <b class='flag-5'>DDR</b>,<b class='flag-5'>DDR</b>2,<b class='flag-5'>DDR3</b>,<b class='flag-5'>DDR4</b>,LPDDR區別

    DDR4協議

    。本標準基于DDR3標準(JESD79-3)和DDRDDR2標準(JESD79、JESD79-2)的一些方面。
    發表于 11-29 10:00 ?26次下載

    PI2DDR3212和PI3DDR4212在DDR3/DDR4中應用

    電子發燒友網站提供《PI2DDR3212和PI3DDR4212在DDR3/DDR4中應用.pdf》資料免費下載
    發表于 07-24 09:50 ?3次下載
    PI2<b class='flag-5'>DDR</b>3212和PI<b class='flag-5'>3DDR</b>4212在<b class='flag-5'>DDR3</b>/<b class='flag-5'>DDR4</b>中應用

    DDR3DDR4技術特性對比

    摘要:本文將對DDR3DDR4兩種內存技術進行詳細的比較,分析它們的技術特性、性能差異以及適用場景。通過對比這兩種內存技術,為讀者在購買和
    發表于 09-27 17:42 ?3876次閱讀

    DDR4DDR3內存都有哪些區別?

    是目前使用最為廣泛的計算機內存標準,它已經服務了計算機用戶多年。但是,DDR4內存隨著技術的進步,成為了更好的內存選擇。本文將詳細介紹DDR4DD
    的頭像 發表于 10-30 09:22 ?1.1w次閱讀

    如何選擇DDR內存條 DDR3DDR4內存區別

    隨著技術的不斷進步,計算機內存技術也在不斷發展。DDR(Double Data Rate)內存條作為計算機的重要組成部分,其性能直接影響到電腦的運行速度和穩定性。DDR3
    的頭像 發表于 11-20 14:24 ?2796次閱讀

    DDR3、DDR4、DDR5的性能對比

    DDR3DDR4DDR5是計算機內存類型的不同階段,分別代表第三代、第四代和第五代雙倍數據速率同步動態隨機存取存儲器(SDRAM)。以下是它們之間的性能對比: 、速度與帶寬
    的頭像 發表于 11-29 15:08 ?3576次閱讀
    百家乐存200送200| 百家乐路技巧| 营山县| 网络百家乐真人游戏| 百家乐tt娱乐网| 风水24山辛山乙| 网上现金棋牌游戏| 查看百家乐赌博| 百家乐官网赌博现金网平台排名| 金赞百家乐官网的玩法技巧和规则| 免费百家乐计划软件| 百家乐官网群b28博你| 全讯网3344111.com| 百家乐官网五湖四海赌场娱乐网规则 | k7线上娱乐| 单机百家乐小游戏| 大玩家百家乐官网的玩法技巧和规则| 贵南县| 新皇冠现金网怎么样| 艮山坤向 24山| 玩百家乐官网怎么才能赢| 揭秘百家乐官网百分之50| 太阳城线上真人娱乐| 大上海百家乐官网的玩法技巧和规则 | 大发888 游戏下载| 钱百家乐取胜三步曲| 百家乐官网怎么开户| 百家乐必赢术| 百家乐下注几多| 百家乐官网龙虎台布价格| 大发888 dafa888 大发官网| 七胜百家乐官网赌场娱乐网规则 | 大发888娱乐城官方网站| 百家乐庄闲的比例| 百家乐庄闲的概率| 百家乐官网高| 百家乐官网娱乐网址| 百家乐有技巧么| 现金百家乐代理| 百家乐洗码软件| 百家乐高科技|