輸入共模電壓范圍(VCM)在包括基帶采樣高速ADC的通信接收器設(shè)計(jì)中非常重要。VCM對(duì)于具有直流耦合輸入的單電源低壓電路尤為重要。對(duì)于單電源電路,饋送驅(qū)動(dòng)放大器和ADC的輸入信號(hào)應(yīng)在VCM范圍內(nèi)的直流電平偏置。這種布置消除了放大器和ADC的性能障礙,因?yàn)樗鼈儾恍枰?V時(shí)保持低失真和線(xiàn)性度。應(yīng)用筆記給出了一個(gè)電路,該電路通過(guò)RF正交解調(diào)器前端電路為MAX1196提供直流耦合輸入配置。
輸入共模電壓范圍(VCM)在包括基帶采樣高速ADC的通信接收器設(shè)計(jì)中非常重要。這對(duì)于具有直流耦合輸入的單電源、低壓電路尤其重要。
對(duì)于單電源電路,饋送驅(qū)動(dòng)放大器和ADC的輸入信號(hào)應(yīng)偏置在VCM范圍內(nèi)的直流電平。這種布置消除了放大器和ADC的性能障礙,因?yàn)樗鼈儾槐卦?V時(shí)保持低失真和線(xiàn)性度。
與高速ADC的差分直流耦合連接通常存在于具有直接下變頻的無(wú)線(xiàn)電接收器中。此類(lèi)電路采用零中頻(ZIF)架構(gòu),具有RF正交解調(diào)器和雙基帶ADC。ZIF電路很受歡迎,因?yàn)樗鼈兿硕鄠€(gè)IF下變頻和SAW濾波器。出于以下幾個(gè)原因,在ZIF架構(gòu)中需要直流耦合連接:它們接受同相(I)和正交(Q)基帶數(shù)據(jù),信息帶寬接近直流,它們消除了RF下變頻器和高速ADC之間的笨重耦合電容,并消除了耦合電容放電時(shí)間引起的電源排序延遲。
當(dāng)您考慮以下幾點(diǎn)時(shí),VCM對(duì)ADC的重要性顯而易見(jiàn):
隨著電源電壓(VDD)的變化,RF正交解調(diào)器發(fā)出的信號(hào)會(huì)向ADC提供寬范圍的共模電壓。
輸入共模電平超出ADC的V電壓厘米范圍會(huì)產(chǎn)生諧波失真,從而減小動(dòng)態(tài)范圍。一個(gè)合適的V厘米因此,直流偏置優(yōu)化了放大器和ADC線(xiàn)性度,最大限度地減少失真并改善誤碼率(BER)。
在圖1
中,U1有助于簡(jiǎn)化RF前端、驅(qū)動(dòng)放大器和ADC之間的直流耦合差分模擬接口。該電路包括一個(gè)雙通道8位40Msps ADC (U1)和兩個(gè)四通道單電源寬帶放大器(U2–U3),可在RF正交解調(diào)器(差分直流耦合信號(hào)源)和高速ADC之間的模擬接口上適應(yīng)寬輸入共模電壓。該ADC提供足夠的信噪比加失真(SINAD)和無(wú)雜散動(dòng)態(tài)范圍(SFDR),以解調(diào)3.84MHz寬帶QPSK通信鏈路。您應(yīng)該選擇 U2 和 U3 以獲得足夠的 SFDR 和輸入共模范圍。U1 采用單 90V 電源吸收 3mW 功率。
圖1.該高速ADC (U1)使用其COM輸出來(lái)設(shè)置精確的共模電平。
簡(jiǎn)化VCM轉(zhuǎn)換的是U1的直流共模輸出(COM,引腳1),REFIN(引腳46)和REFOUT(引腳45)。COM 提供與 U1 的輸入共模范圍相匹配的直流輸出 (VDD/2),盡管 VDD 存在變化。REFIN 和 REFOUT 通過(guò)電阻分壓器 R23–R24 設(shè)置 ADC 滿(mǎn)量程范圍,從而優(yōu)化輸入放大器 SFDR 和 ADC 動(dòng)態(tài)范圍。
U2 和 U3 配置為直流耦合差分輸入和輸出,增益為 15dB,為 ADC 提供 1Vp-p 滿(mǎn)量程 (FS) 輸入。為了保持接收器的動(dòng)態(tài)范圍,請(qǐng)選擇 U2/U3 放大器,其 SFDR 的指定比 ADC 的 48.7dB SINAD 高 10dB。U1的FS電壓由R23和R24設(shè)置:
FS = R24/(R23+R24) x REFOUT。(參考輸出 = 2.048V)
COM 電壓(U1 的引腳 1)等于 VDD/2,當(dāng) VDD = 3V 時(shí)等于 1.5V。該電壓也等于U1的輸入VCM范圍。因此,當(dāng)VDD隨溫度和電源電壓容差而變化時(shí),COM和VCM相互跟蹤以確保直流電壓電平的正確匹配。COM引腳提供5mA電流,并可根據(jù)需要用于設(shè)置系統(tǒng)中其他電路元件的直流電平。由于COM內(nèi)部緩沖器在ADC關(guān)斷期間關(guān)斷,因此這種電平設(shè)置方法比連續(xù)導(dǎo)通的2電阻分壓器節(jié)省更多的功耗。
圖1電路的典型應(yīng)用是WCDMA接收器,每個(gè)ADC通道的輸入信號(hào)是3.84Mcps芯片速率的一半。當(dāng)U1以四倍的芯片速率(Fclk = 15.36MHz)對(duì)信號(hào)進(jìn)行過(guò)采樣時(shí),有兩個(gè)好處。首先,過(guò)采樣通過(guò)將鏡像推到兩個(gè)倍頻程以上,達(dá)到13.44MHz和17.28MHz(FI = Fs ± Fa),簡(jiǎn)化了抗混疊濾波器的設(shè)計(jì)。其次,過(guò)采樣產(chǎn)生6dB的處理增益:SNR = 10log(Fs/2BW)。
U1 的數(shù)字輸出由 OVDD = +1.8V 提供,有助于最大限度地降低功耗。+1.8V總線(xiàn)降低數(shù)字信號(hào)擺幅,根據(jù)P=CV2F的關(guān)系降低功耗(8位總線(xiàn)每條線(xiàn)路一次)。U1 的數(shù)字輸出是多路復(fù)用的,允許雙路 8 位 ADC 通過(guò)一條 8 位總線(xiàn)接口。多路復(fù)用功能還有助于最大限度地減少數(shù)字I/O引腳數(shù)量,節(jié)省電路板空間,降低數(shù)字ASIC成本,并提高系統(tǒng)可靠性。
其它選項(xiàng):MAX1185為雙路10位ADC,與MAX1196引腳兼容。兩款器件均采用 7mm x 7mm 48 引腳 TQFP 封裝,帶外露焊盤(pán)。MAX1192為超低功耗、微型雙通道8位ADC,3V時(shí)功耗小于25mW。它采用 5mm x 5mm、28 引腳薄型 QFN 封裝。
審核編輯:郭婷
-
放大器
+關(guān)注
關(guān)注
143文章
13634瀏覽量
214225 -
接收器
+關(guān)注
關(guān)注
14文章
2481瀏覽量
72223 -
adc
+關(guān)注
關(guān)注
99文章
6534瀏覽量
545772
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論