您是否擔心 RTL 設計中的延遲?
您的設計是否有效并經過優化?
通過 Vitis HLS,您可將 C/C++ 函數綜合到 RTL 中,從而輕松創建復雜設計算法。
AMD Vitis HLS 工具允許用戶通過將 C/C++ 函數綜合成 RTL,輕松創建復雜的 FPGA 算法。Vitis HLS 工具與 Vivado Design Suite(用于綜合、布置和布線)及 Vitis 統一軟件平臺(用于所有異構系統設計和應用)高度集成。
使用 Vitis HLS 流程,用戶可針對 C 代碼應用指令,創建專門用于所需實現方案的 RTL。
不僅可從 C 語言源代碼創建多個設計架構,而且還可啟用用于高質量 Correct-by-Construction RTL 的路徑。
C 語言仿真可用于驗證設計,支持比基于 RTL 的傳統仿真更快的迭代。
Vitis HLS 工具具有一系列豐富的分析及調試工具,其可促進設計優化。
全新推出的Vitis HLS資源,具有以下特點:
較之傳統的 RTL,Vitis HLS 可實現更快的設計驗證和更高效的迭代
通過 Vitis HLS,開發者可使用 C/C++ 代碼中的自動 pragma 推理、流水線循環和函數等高級功能來滿足系統性能要求
審核編輯 :李倩
-
amd
+關注
關注
25文章
5496瀏覽量
134635 -
源代碼
+關注
關注
96文章
2946瀏覽量
66953 -
Vitis
+關注
關注
0文章
147瀏覽量
7497
原文標題:AMD 全新Vitis HLS資源現已推出
文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發者社區】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
AMD Vitis Unified Software Platform 2024.2發布
AMD Vivado Design Suite 2024.2全新推出
U50的AMD Vivado Design Tool flow設置

AMD Vivado Design Suite 2024.1全新推出
在Windows 10上創建并運行AMD Vitis?視覺庫示例

AMD Vitis? Embedded嵌入式軟件開發套件的功能和特性概述

Vitis2023.2使用之—— updata to Vitis Unified IDE
Vitis2023.2使用之—— classic Vitis IDE
AMD推出全新Spartan UltraScale+ FPGA系列

評論