衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence 推出經過認證的創新背面實現流程,以支持 Samsung Foundry SF2 技術

Cadence楷登 ? 來源:未知 ? 2023-07-10 10:45 ? 次閱讀

內容提要

完整的背面布線解決方案,助力面向移動、汽車、人工智能和超大規模應用的下一代高性能芯片設計

Cadence SF2 數字全流程包括用于 nTSV 優化的先進技術

背面實現流程已在 SF2 測試芯片的成功流片中證實了其價值

中國上海,2023 年 7 月 10日——楷登電子(美國 Cadence 公司NASDAQ:CDNS)近日宣布推出一套完整的、經過認證的背面實現流程,以支持 Samsung Foundry 的 SF2 制程節點。這是 Cadence 和 Samsung Foundry 的最新合作成果,使客戶能利用 Cadence數字全流程和相應的制程設計套件 (PDK),加速實現下一代移動、汽車、AI 和超大規模芯片的設計創新。這一流程已實現一個 2nm 測試芯片的成功流片,有力證實了它的應用價值。

Cadence 完整的 RTL-to-GDS 流程針對 Samsung Foundry 2nm 工藝技術經過優化,該流程包括 GenusSynthesis Solution、InnovusImplementation System、Integrity3D-IC 平臺、QuantusExtraction Solution、PegasusVerification System、VoltusIC Power Integrity Solution、TempusTiming Signoff Solution 和 Tempus ECO Option。背面布線改善了 PPA 結果,減少正面層的走線擁堵,可用于電源分配網絡時鐘樹和信號布線。相應地,Innovus Implementation System 的四個引擎也針對 Samsung Foundry 2nm 工藝經過優化:

1

Innovus GigaPlace 引擎可自動放置并合法化一個納米硅通孔(nTSV)結構,允許在正面和背面層之間的連接。

2

Innovus GigaOpt 引擎將背面層用于對于時序來說關鍵的長布線,以提高芯片性能。

3

Innovus NanoRoute 引擎原生性地支持基于技術庫交換格式(Tech LEF)規則的背面布線。

除了支持 SF2 技術的 Innovus Implementation System 引擎功能外,Quantus Extraction Solution 也完全支持背面層,使得 Tempus Timing Solution 能夠在有正面和背面層的混合設計上簽核,減少電源分配網的電壓降,提高正面金屬層的可布線性。

wKgZomToB9SARst1AAADTtPxjzw340.jpg

“通過與 Cadence 的持續合作,我們一直在尋找新的方法來幫助雙方的共同客戶加速實現下一代設計創新,”Samsung Electronics 代工廠設計技術團隊副總裁 Sangyun Kim 說,“此背面設計流程獲得了Cadence數字流程的完全支持,其成功推出讓客戶收獲了我們先進 SF2 技術的獨特優勢。

wKgZomToB9SARst1AAADTtPxjzw340.jpg

“我們與 Samsung Foundry 在完整的 RTL-to-GDS 流程和 SF2 技術方面的合作取得了豐碩的成果,助力設計人員更快將產品推向市場,”Cadence 數字與簽核事業部副總裁 Vivek Mishra 表示,“我們已經看到了成功流片,期待客戶能夠利用我們的最新技術成功打造更多出色的設計。”

要了解更多關于

Cadence 先進節點數字解決方案信息,請訪問

www.cadence.com/go/advnddigitalsf2

(您可復制至瀏覽器或點擊閱讀原文打開)

關于 Cadence

Cadence 是電子系統設計領域的關鍵領導者,擁有超過 30 年的計算軟件專業積累。基于公司的智能系統設計戰略,Cadence 致力于提供軟件、硬件和 IP 產品,助力電子設計概念成為現實。Cadence 的客戶遍布全球,皆為最具創新能力的企業,他們向超大規模計算、5G 通訊、汽車、移動設備、航空、消費電子工業和醫療等最具活力的應用市場交付從芯片、電路板到完整系統的卓越電子產品。Cadence 已連續九年名列美國財富雜志評選的 100 家最適合工作的公司。如需了解更多信息,請訪問公司網站 www.cadence.com。

2023 Cadence Design Systems, Inc. 版權所有。在全球范圍保留所有權利。Cadence、Cadence 徽標和 www.cadence.com/go/trademarks 中列出的其他 Cadence 標志均為 Cadence Design Systems, Inc. 的商標或注冊商標。所有其他標識均為其各自所有者的資產。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Cadence
    +關注

    關注

    65

    文章

    930

    瀏覽量

    142452

原文標題:Cadence 推出經過認證的創新背面實現流程,以支持 Samsung Foundry SF2 技術

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    2nm突圍,背面供電技術的首個戰場

    高端芯片下一輪實現PPA全面提升的關鍵。 ? 目前絕大多數晶圓廠已經確定了GAA這一晶體管架構上改變,然而在背面供電何時投入應用上,頭部三大晶圓廠卻沒那么堅定。背面供電技術可以有效改善
    的頭像 發表于 06-14 00:11 ?3755次閱讀
    <b class='flag-5'>2</b>nm突圍,<b class='flag-5'>背面</b>供電<b class='flag-5'>技術</b>的首個戰場

    三星SF4X先進制程獲IP生態關鍵助力

    半導體互聯IP企業Blue Cheetah于美國加州當地時間1月21日宣布,其新一代BlueLynx D2D裸晶對裸晶互聯PHY物理層芯片在三星FoundrySF4X先進制程上成功流片。 三星
    的頭像 發表于 01-22 11:30 ?240次閱讀

    北美運營商PTCRB認證的測試流程

    北美運營商PTCRB認證的測試流程主要包括以下幾個步驟:一、提交申請與準備階段廠商提交申請:設備廠商需要在PTCRB認證數據庫中提交認證要求,上傳
    的頭像 發表于 12-16 17:56 ?208次閱讀
    北美運營商PTCRB<b class='flag-5'>認證</b>的測試<b class='flag-5'>流程</b>

    Cadence推出基于Arm的系統Chiplet

    近日,Cadence宣布其首款基于 Arm 的系統級小芯片(Chiplet)開發成功并流片,這是一項突破性成就。這項創新標志著芯片技術的關鍵進步,展現了 Cadence 致力于通過其芯
    的頭像 發表于 11-28 15:35 ?308次閱讀
    <b class='flag-5'>Cadence</b><b class='flag-5'>推出</b>基于Arm的系統Chiplet

    CadenceSamsung Foundry開展廣泛合作

    楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布與 Samsung Foundry 開展廣泛合作,旨在推動技術進步,包括加快
    的頭像 發表于 08-29 09:24 ?657次閱讀

    英偉達推出全新NVIDIA AI Foundry服務和NVIDIA NIM推理微服務

    NVIDIA 宣布推出全新 NVIDIA AI Foundry 服務和 NVIDIA NIM 推理微服務,與同樣剛推出的 Llama 3.1 系列開源模型一起,為全球企業的生成式 AI 提供強力
    的頭像 發表于 07-25 09:48 ?791次閱讀

    Protal wifidog的認證流程

    此時并沒有下線 3. 當wifidog再次發起保活請求時,認證服務器會告訴它用戶已下線,此時wifidog會將用戶下線 認證流程描述(摘自apfree wifidogV2協議文檔
    發表于 07-24 08:10

    SamsungCadence在3D-IC熱管理方面展開突破性合作

    ? 企業若想保持領先地位,往往需要在快速發展的技術領域中培養戰略合作伙伴關系并開展前沿創新SamsungCadence 在 3D-IC 熱管理方面的突破性合作就完美詮釋了這一策
    的頭像 發表于 07-16 16:56 ?908次閱讀

    Cadence與Intel Foundry的戰略合作取得重大成果

    開始,Cadence 陸續宣布推出完整的嵌入式多芯片互連橋(EMIB)2.5D 高級封裝流程、面向 Intel 18A 數字和定制/模擬流程的增強功能、廣泛的 IP 組合以及跨各種工
    的頭像 發表于 06-26 11:24 ?797次閱讀

    三星公布最新工藝路線圖

    : 1. **新節點和技術進展**:三星宣布了兩個新的尖端節點——SF2Z 和 SF4U。SF2Z 是一種2nm工藝,采用
    的頭像 發表于 06-17 15:33 ?442次閱讀
    三星公布最新工藝路線圖

    Molex推出的MID LDS技術哪里有?-赫聯電子

    的平面2D 技術則無法實現這一目標。這種功能將 MID 的二次成型工藝和激光直接成型 (LDS) 技術的速度與精確性結合在一起,創造符合客
    發表于 05-06 18:03

    XeF2SF6可以相互替換嗎?XeF2SF6對硅腐蝕的區別?

    我們知道含F的XeF2SF6都被當做腐蝕硅的氣體,XeF2常被作為各向同性腐蝕硅的氣體,而SF6常和CF4搭配作為硅各向異性腐蝕的氣體,那么XeF
    的頭像 發表于 03-21 15:06 ?1092次閱讀
    XeF<b class='flag-5'>2</b>和<b class='flag-5'>SF</b>6可以相互替換嗎?XeF<b class='flag-5'>2</b>和<b class='flag-5'>SF</b>6對硅腐蝕的區別?

    Ansys多物理場簽核解決方案獲得英特爾代工認證

    Ansys的多物理場簽核解決方案已經成功獲得英特爾代工(Intel Foundry)的認證,這一認證使得Ansys能夠支持對采用英特爾18A工藝技術
    的頭像 發表于 03-11 11:25 ?753次閱讀

    Cadence數字和定制/模擬流程通過Intel 18A工藝技術認證

    Cadence近日宣布,其數字和定制/模擬流程在Intel的18A工藝技術上成功通過認證。這一里程碑式的成就意味著Cadence的設計IP將
    的頭像 發表于 02-27 14:02 ?694次閱讀

    Imec推出首款針對N2節點的設計探路工藝設計套件

    開放式工藝設計套件 (PDK),并通過EUROPRACTICE提供的相應培訓計劃 。PDK將支持IMEC N2技術中的虛擬數字設計,包括背面供電網絡。PDK將嵌入EDA工具套件中,例如
    的頭像 發表于 02-22 18:24 ?1023次閱讀
    百胜滩| 百家乐官网赌博详解| 百家乐什么牌最大| 大发888游戏是真的么| 怎样玩百家乐官网才能| 查找百家乐群| 百家乐官网网站建设| 百家乐高档筹码| 和林格尔县| 玩百家乐秘诀| 百家乐官网投注技巧建议| 电脑赌百家乐可靠吗| 天地人百家乐官网现金网| 百家乐赌博破解方法| 百家乐官网另类投注法| 百家乐玩的技巧| VIP百家乐官网-挤牌卡安桌板| 现金百家乐信誉| 百家乐官网玩法的技巧| 红桃K百家乐的玩法技巧和规则 | 百家乐翻天粤语版qvod| 澳门新濠天地| 百家乐翻天快播| 百家乐官网庄闲规则| 百家乐澳门规矩| 百家乐官网真人秀| 威尼斯人娱乐会所| 缅甸百家乐官网娱乐场开户注册 | 百家乐赌博策略| 百家乐官网模拟游戏下载| 威尼斯人娱乐网网上百家乐的玩法技巧和规则 | 缅甸百家乐网站是多少| 澳门百家乐官网是怎样赌| 百家乐筹码14克粘土| 银河百家乐官网的玩法技巧和规则 | 佳豪国际| 百家乐棋牌游戏源码| 百家乐官网开户平台| 百家乐那个娱乐城信誉好| 送58百家乐官网的玩法技巧和规则| 88娱乐城网址tlyd|