建立時(shí)間和保持時(shí)間是SOC設(shè)計(jì)中的兩個(gè)重要概念。它們都與時(shí)序分析有關(guān),是確保芯片正常工作的關(guān)鍵因素。
建立時(shí)間(Tsu):在時(shí)鐘采樣沿之前,數(shù)據(jù)必須保持穩(wěn)定的時(shí)間,該時(shí)間量稱為建立時(shí)間。保持時(shí)間 (Th):在時(shí)鐘采樣沿之后,數(shù)據(jù)必須保持穩(wěn)定的最短時(shí)間。理想最優(yōu)的建立時(shí)間和保持時(shí)間出現(xiàn)在數(shù)據(jù)中間采樣的位置,如下所示,實(shí)質(zhì)就是使觸發(fā)器在采樣沿得到穩(wěn)定的數(shù)據(jù),如果數(shù)據(jù)在時(shí)鐘上升沿的建立保持時(shí)間內(nèi) {latch edge-setup,latch edge+hold time}發(fā)生跳變,則會產(chǎn)生亞穩(wěn)態(tài)輸出,即輸出值在短時(shí)間內(nèi)處于不確定態(tài),有可能是1,有可能是0,也可能什么都不是,處于中間態(tài)1。
建立時(shí)間和保持時(shí)間都與時(shí)鐘信號、數(shù)據(jù)信號和觸發(fā)器之間的關(guān)系有關(guān)。建立時(shí)間要求數(shù)據(jù)信號在時(shí)鐘信號上升沿之前保持穩(wěn)定一段時(shí)間,以便觸發(fā)器能夠正確采樣數(shù)據(jù)。而保持時(shí)間要求數(shù)據(jù)信號在時(shí)鐘信號上升沿之后繼續(xù)保持穩(wěn)定一段時(shí)間,以便觸發(fā)器能夠正確鎖存數(shù)據(jù)。
如果建立時(shí)間或保持時(shí)間不滿足要求,則可能會導(dǎo)致時(shí)序違例。這種情況下,觸發(fā)器可能無法正確采樣或鎖存數(shù)據(jù),從而導(dǎo)致芯片工作不正常。因此,在SOC設(shè)計(jì)中,需要對建立時(shí)間和保持時(shí)間進(jìn)行嚴(yán)格的分析和優(yōu)化,以確保芯片能夠正常工作。
審核編輯:湯梓紅
-
soc
+關(guān)注
關(guān)注
38文章
4204瀏覽量
219093 -
SoC設(shè)計(jì)
+關(guān)注
關(guān)注
1文章
148瀏覽量
18817 -
觸發(fā)器
+關(guān)注
關(guān)注
14文章
2003瀏覽量
61347 -
建立時(shí)間
+關(guān)注
關(guān)注
0文章
10瀏覽量
6618 -
保持時(shí)間
+關(guān)注
關(guān)注
0文章
10瀏覽量
5706
原文標(biāo)題:soc設(shè)計(jì)中的建立時(shí)間和保持時(shí)間
文章出處:【微信號:快樂的芯片工程師,微信公眾號:快樂的芯片工程師】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
靜態(tài)時(shí)序之建立時(shí)間和保持時(shí)間分析
芯片設(shè)計(jì)進(jìn)階之路—從CMOS到建立時(shí)間和保持時(shí)間
![芯片設(shè)計(jì)進(jìn)階之路—從CMOS到<b class='flag-5'>建立時(shí)間</b>和<b class='flag-5'>保持</b><b class='flag-5'>時(shí)間</b>](https://file1.elecfans.com/web2/M00/8A/6D/wKgaomSSY9CAOGbgAAB6_fQ89e0849.jpg)
FPGA時(shí)序分析-建立時(shí)間和保持時(shí)間裕量都是inf怎么解決呢?
![FPGA時(shí)序分析-<b class='flag-5'>建立時(shí)間</b>和<b class='flag-5'>保持</b><b class='flag-5'>時(shí)間</b>裕量都是inf怎么解決呢?](https://file1.elecfans.com/web2/M00/8E/62/wKgZomTFysCAFyHEAAAI0sCfRug819.jpg)
建立時(shí)間和保持時(shí)間討論
FPGA實(shí)戰(zhàn)演練邏輯篇51:建立時(shí)間和保持時(shí)間
保持時(shí)間與建立時(shí)間
數(shù)字 IC 筆試面試必考點(diǎn)(9)建立時(shí)間以及保持時(shí)間 精選資料分享
為什么觸發(fā)器要滿足建立時(shí)間和保持時(shí)間
為什么觸發(fā)器要滿足建立時(shí)間和保持時(shí)間
時(shí)延和建立時(shí)間在ADC電路中的區(qū)別
到底什么是建立時(shí)間/保持時(shí)間?
![到底什么是<b class='flag-5'>建立時(shí)間</b>/<b class='flag-5'>保持</b><b class='flag-5'>時(shí)間</b>?](https://file1.elecfans.com/web2/M00/8B/85/wKgaomSakvWAXwxPAAAQSs08F1Y722.jpg)
PCB傳輸線建立時(shí)間、保持時(shí)間、建立時(shí)間裕量和保持時(shí)間裕量
![PCB傳輸線<b class='flag-5'>建立時(shí)間</b>、<b class='flag-5'>保持</b><b class='flag-5'>時(shí)間</b>、<b class='flag-5'>建立時(shí)間</b>裕量和<b class='flag-5'>保持</b><b class='flag-5'>時(shí)間</b>裕量](https://file1.elecfans.com/web2/M00/A1/85/wKgZomT1hAKAfngVAABCtmMub98605.png)
關(guān)于建立時(shí)間和保持時(shí)間的測量方法
![關(guān)于<b class='flag-5'>建立時(shí)間</b>和<b class='flag-5'>保持</b><b class='flag-5'>時(shí)間</b>的測量方法](https://file1.elecfans.com/web2/M00/B2/A0/wKgaomVuly2AKUf4AAAnu2GISIw952.png)
評論