小巧、集成的ePort-G(1.8)是否令你眼前一亮?下面帶你快速了解ePort(1.8)的關鍵設計技巧,輕松解決信號線的各種難題。
?通信接口了解ePort-G(1.8)為千兆以太網模塊,采用RGMII接口(千兆精簡介質獨立接口)與MAC進行數據交互,RGMII有12根數據線,發送信號組和接收信號組各6根。發送組信號方向為MAC至ePort-G(1.8),接收組信號方向為ePort-G(1.8)至MAC。RGMII相對于GMII(精簡介質獨立接口)來說數據線減少了一半,減輕了設計工作。
RGMII分為發送組信號TXCLK、TXCTL、TXD[3:0]和接收組信號RXCLK、RXCTL、RXD[3:0],發送信號組的時鐘由MAC提供,接收信號組時鐘由ePort-G(1.8)提供,兩者的最高頻率為125MHz。除此之外還有用于配置的MDIO接口、用于時間同步的CLKOUT以及中斷INT和復位RESET引腳。
圖1 信號示意圖
?原理圖設計
- ePort-G(1.8)電源輸入是3.3V。
- RGMII的發送信號組和接收信號組的IO電平均為1.8V。發送信號組需要在靠近MAC端串聯22Ω電阻,對信號線進行阻抗匹配,避免信號過沖和反射導致通信失敗甚至損壞器件。接收信號組在ePort-G(1.8)內部已集成相關匹配電阻,因此可以直接從ePort-G(1.8)連接MAC端。
- 配置接口MDC和MDIO電平為1.8V,與MAC端直連。
- 復位和中斷電平為3.3V,直連MAC端,其中復位引腳是必須的,用于上電后復位。中斷引腳為可選。
- PHY地址配置引腳與部分RGMII引腳復用,可使用4.7kΩ電阻對其進行上、下拉處理以配置所需要的地址,在上拉時,注意上拉到1.8V而非3.3V。
圖2 ePort-G(1.8)經典應用
- 發送信號組串聯的22Ω電阻需要靠近MAC端放置。
- 發送信號組以及接收信號組都需要以組內時鐘信號為基準120mil等長處理。
- 發送信號組、接收信號組、管理接口信號線需要控制50Ω單端阻抗。
- RGMII、MDIO和復位信號為敏感信號,走線盡可能短,需遠離其他高速信號,避免干擾。
- RGMII需要有完整的信號參考回流平面。
- RGMII信號線間距需要在3W以上。
以上是在PCB設計時需要注意的幾個點,我們成功將ePort-G(1.8)應用在RK3568J平臺上,供大家參考。圖3ePort-G(1.8)布線參考
-
模塊
+關注
關注
7文章
2735瀏覽量
47750 -
以太網
+關注
關注
40文章
5460瀏覽量
172740 -
通信
+關注
關注
18文章
6071瀏覽量
136426
發布評論請先 登錄
相關推薦
LSF0108的1.8V參考電平異常的原因?怎么解決?
全方位了解400G光模塊
帶你快速了解FSC無擾動周波快速切換柜
FPB-R9A02G021 RISC-V MCU快速原型設計板介紹
快速了解什么是MES系統
![<b class='flag-5'>快速</b><b class='flag-5'>了解</b>什么是MES系統](https://file1.elecfans.com/web2/M00/DF/59/wKgaomYwTniAEEchAAGGNo4qRuI462.png)
4G插卡路由器:超快速度,無線上網的新選擇!
如何快速入門FPGA
如何快速入門FPGA?
5G基站關鍵射頻參數的測量
![5<b class='flag-5'>G</b>基站<b class='flag-5'>關鍵</b>射頻參數的測量](https://file.elecfans.com/web2/M00/6D/35/poYBAGM1MoCAWOOXAAAqWi8Xt8w214.png)
深入了解影響ZR執行器性能的關鍵因素
![深入<b class='flag-5'>了解</b>影響ZR執行器性能的<b class='flag-5'>關鍵</b>因素](https://file1.elecfans.com/web2/M00/C1/D1/wKgZomXe3VSAYxfFAAQpEmJBX2o545.png)
評論