衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

淺析clock gating模塊電路結構

ruikundianzi ? 來源:IC的世界 ? 2023-09-11 12:24 ? 次閱讀

ICG(integrated latch clock gate)就是一個gating時鐘的模塊,通過使能信號能夠關閉時鐘。常用場景:低功耗狀態下,關閉部分時鐘源;無毛刺時鐘動態切換等。

如圖所示為一款ICG電路結構圖,輸入時鐘為CK,輸出時鐘為ECK,E為使能信號,E為0表示關閉時鐘,ECK輸出為0。

51f19cf0-5058-11ee-a25d-92fbcf53809c.png

結合波形圖和電路結構圖,可以看到:

當CK為0時,ECK 恒定為0, q值為E:如果E為1,則q為1,如果E為0,則q為0。

當CK為1時,ECK 恒定為q(n),即對應的上一次CK為0時,鎖存的E值。 因此最終的效果就是,只要E配置成了0,那么ECK會在CK的下降沿跳變成0,隨后只要E保持為0,那么ECK一直為0。 當E從0跳變成1時,ECK會在CK的下一個上升沿跳變成1.

52093d2e-5058-11ee-a25d-92fbcf53809c.png522eec36-5058-11ee-a25d-92fbcf53809c.png524f3392-5058-11ee-a25d-92fbcf53809c.png

NOTE: 建議先將E輸入信號同步到CK時鐘域,這樣E的跳變會發生在CK上升沿附近,因此在CK處于低電平時,E已穩定,有足夠的時間驅動q值,使q達到標準電壓閾值,而不是介于0/1之間的電壓,從而保證了ECK的驅動能力。







審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 鎖存器
    +關注

    關注

    8

    文章

    908

    瀏覽量

    41645
  • 時鐘信號
    +關注

    關注

    4

    文章

    453

    瀏覽量

    28666
  • 標準電壓
    +關注

    關注

    0

    文章

    2

    瀏覽量

    1333

原文標題:clock gating 模塊電路結構

文章出處:【微信號:IP與SoC設計,微信公眾號:IP與SoC設計】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    降低電路漏電功耗的低功耗設計方法

    : 在電路中的某些模塊進入休眠或者空閑模式時,我們可以使用之前講過的Clock Gating技術來降低它們的動態功耗,但是無法降低它們的靜態功耗。而Power/Ground
    的頭像 發表于 09-16 16:04 ?1.2w次閱讀
    降低<b class='flag-5'>電路</b>漏電功耗的低功耗設計方法

    clock-gating的綜合實現

    在ASIC設計中,項目會期望設計將代碼寫成clk-gating風格,以便于DC綜合時將寄存器綜合成clk-gating結構,其目的是為了降低翻轉功耗。
    的頭像 發表于 09-04 15:55 ?2009次閱讀
    <b class='flag-5'>clock-gating</b>的綜合實現

    淺析開關型穩壓電源結構原理

    淺析開關型穩壓電源結構原理
    發表于 08-06 12:57

    電源濾波電路淺析

    電源濾波電路淺析
    發表于 02-06 23:48

    淺析TVS管的結構特性

    `<p> 淺析tvs管的結構特性  電網中的工頻過電壓、諧振過電壓及瞬態電壓,包括操作過電壓和雷電過電壓,這些危險浪涌能量無法泄放或吸收,而侵入電氣設備內部電路,就能
    發表于 11-05 14:21

    交流白光LED燈驅動電路淺析

    交流白光LED燈驅動電路淺析
    發表于 12-22 16:21 ?84次下載
    交流白光LED燈驅動<b class='flag-5'>電路</b><b class='flag-5'>淺析</b>

    淺析交流發電機轉子繞組端部結構

    淺析交流發電機轉子繞組端部結構_孟永奇
    發表于 01-01 15:44 ?0次下載

    基于SCM算法為CPU電壓調節設計研究

    。 CPU 低功耗技術很多,譬如時鐘門控技術(Clock gating ),電源門控技術(Power gating )和動態電壓頻率調節技術(DVFS) 等。其中Clock
    發表于 10-28 14:11 ?0次下載
    基于SCM算法為CPU電壓調節設計研究

    淺析LLC諧振電路的拓撲結構電路仿真

    淺析LLC諧振電路的拓撲結構電路仿真
    發表于 11-17 17:56 ?101次下載

    低功耗設計基礎:Clock Gating

    大多數低功耗設計手法在嚴格意義上說并不是由后端控制的,Clock Gating也不例外。
    的頭像 發表于 06-27 15:47 ?1900次閱讀
    低功耗設計基礎:<b class='flag-5'>Clock</b> <b class='flag-5'>Gating</b>

    AND GATE的clock gating check簡析

    一個cell的一個輸入為clock信號,另一個輸入為gating信號,并且輸出作為clock使用,這樣的cell為gating cell。
    的頭像 發表于 06-29 15:28 ?3287次閱讀
    AND GATE的<b class='flag-5'>clock</b> <b class='flag-5'>gating</b> check簡析

    低功耗之門控時鐘設計

    充分考慮,在綜合時(compile_ultra -gate_clock)即可自動mapping到clock gating結構上去。
    的頭像 發表于 06-29 17:23 ?4162次閱讀
    低功耗之門控時鐘設計

    Clock Gating的特點、原理和初步實現

    當下這社會,沒有幾萬個Clock Gating,出門都不好意思和別人打招呼!
    的頭像 發表于 07-17 16:50 ?4540次閱讀
    <b class='flag-5'>Clock</b> <b class='flag-5'>Gating</b>的特點、原理和初步實現

    ASIC的clock gating在FPGA里面實現是什么結果呢?

    首先,ASIC芯片的clock gating絕對不能采用下面結構,原因是會產生時鐘毛刺
    發表于 08-25 09:53 ?1077次閱讀
    ASIC的<b class='flag-5'>clock</b> <b class='flag-5'>gating</b>在FPGA里面實現是什么結果呢?

    SOC設計中Clock Gating的基本原理與應用講解

    SOC(System on Chip,片上系統)設計中,時鐘信號的控制對于整個系統的性能和功耗至關重要。本文將帶您了解SOC設計中的一種時鐘控制技術——Clock Gating,通過Verilog代碼實例的講解,讓您對其有更深入的認識。
    的頭像 發表于 04-28 09:12 ?2514次閱讀
    百家乐官网投注综合分析法| 百家乐官网微心打法| 太阳城管理| 德州扑克看牌器| 张家界市| 蓝田县| 华泰百家乐的玩法技巧和规则| 星空棋牌下载| 百家乐微笑不倒| 有看做生意风水的大师吗| 真人游戏大全| 百家乐官网破解赌戏玩| 百家乐官网试玩网站| 真人游戏大全| 免费百家乐分析工具| 百家乐网络赌博地址| 星级百家乐官网技巧| 赌百家乐官网赢的奥妙| 大发888站群| 大发888破解老虎机| 新时代百家乐的玩法技巧和规则 | 赌百家乐的体会| 皇冠足球开户| 菠菜百家乐官网娱乐城| 鹿邑县| 网上百家乐官网是假| 中华百家乐官网娱乐城| 赌百家乐官网咋赢对方| 大发888我发财官网| 大发888娱乐场下载dafaylcdown | 里尼的百家乐官网策略| 电子百家乐官网博彩正网| 百家乐荷官培训| 8大胜| 百家乐官网电子路单谁| 百家乐赢多少该止赢| 磐安县| 大玩家百家乐现金网| 新葡京娱乐城网站| 百家乐官网反缆公式| 太原百家乐的玩法技巧和规则|