本文轉(zhuǎn)載自: 硬件十萬(wàn)個(gè)為什么微信公眾號(hào)
對(duì)于電源電壓,DDR SDRAM系統(tǒng)要求三個(gè)電源,分別為VDDQ、VTT和VREF。
A、主電源VDD和VDDQ
主電源的要求是VDDQ=VDD,VDDQ是給IO buffer供電的電源,VDD是給內(nèi)核供電。但是一般的使用中都是把VDDQ和VDD合成一個(gè)電源使用。
有的芯片還有專(zhuān)門(mén)的VDDL,是給DLL供電的,也和VDD使用同一電源即可。
電源設(shè)計(jì)時(shí),需要考慮電壓、電流是否滿足要求。
電源的上電順序和電源的上電時(shí)間,單調(diào)性等。
電源電壓的要求一般在±5%以內(nèi)。電流需要根據(jù)使用的不同芯片,及芯片個(gè)數(shù)等進(jìn)行計(jì)算。由于DDR的電流一般都比較大,所以PCB設(shè)計(jì)時(shí),如果有一個(gè)完整的電源平面鋪到管腳上,是最理想的狀態(tài),并且在電源入口加大電容儲(chǔ)能,每個(gè)管腳上加一個(gè)100nF~10nF的小電容濾波。
到了DDR5,電壓將會(huì)從1.2V變到1.1V,下降了8.3%,這是幾代DDR總線以來(lái)下降比例最少的一次。說(shuō)明電子技術(shù)的發(fā)展,對(duì)于低功耗的設(shè)計(jì)難度越來(lái)越大。這么低的電壓,其抗干擾設(shè)計(jì)就會(huì)更加的難。對(duì)于電源完整性和信號(hào)完整性的設(shè)計(jì)要求就越來(lái)越嚴(yán)苛。
B、參考電源Vref
參考電源Vref要求跟隨VDDQ,并且Vref=VDDQ/2,所以可以使用電源芯片提供,也可以采用電阻分壓的方式得到。由于Vref一般電流較小,在幾個(gè)mA~幾十mA的數(shù)量級(jí),所以用電阻分壓的方式,即節(jié)約成本,又能在布局上比較靈活,放置的離Vref管腳比較近,緊密的跟隨VDDQ電壓,所以建議使用此種方式。需要注意分壓用的電阻在100Ω~10kΩ均可,需要使用1%精度的電阻。Vref參考電壓的每個(gè)管腳上需要加10nF的電容濾波,并且每個(gè)分壓電阻上也并聯(lián)一個(gè)電容較好。
Vref此處的電流并不大,通過(guò)分壓,可以選擇阻值稍大的電阻。所以需要靠近芯片放置,放置走線過(guò)長(zhǎng),被其他大電流信號(hào)干擾。
C、用于匹配的電壓VTT(Tracking Termination Voltage)
VDDQ是一種高電流電源DDR芯片的內(nèi)核、I/O和存儲(chǔ)器邏輯供電,而Vref是一種低電流、精確的參考電壓,它在邏輯高電平(1)和邏輯低電平(0)之間提供一個(gè)閾值,以適應(yīng)I/O電源電壓的變化。通過(guò)提供一個(gè)適應(yīng)電源電壓的精確閾值,VREF實(shí)現(xiàn)了比固定閾值和終端和驅(qū)動(dòng)正常變化情況下更大的噪聲裕度。
VTT的作用是改善信號(hào)質(zhì)量,最常見(jiàn)的規(guī)格是0.49到0.51倍VDDQ,VTT為匹配電阻上拉到的電源,VTT=VDDQ/2。
DDR的設(shè)計(jì)中,根據(jù)拓?fù)浣Y(jié)構(gòu)的不同,有的設(shè)計(jì)使用不到VTT,如控制器帶的DDR器件比較少的情況下。如果使用VTT,則VTT的電流要求是比較大的,所以需要走線使用銅皮鋪過(guò)去。并且VTT要求電源既可以吸電流,又可以灌電流才可以。一般情況下可以使用專(zhuān)門(mén)為DDR設(shè)計(jì)的產(chǎn)生VTT的電源芯片來(lái)滿足要求。很多情況下,也采用上下拉電阻實(shí)現(xiàn)吸電流和灌電流的功能,即戴維南電路。
而且,每個(gè)拉到VTT的電阻旁一般放一個(gè)10nF~100nF的電容,整個(gè)VTT電路上需要有uF級(jí)大電容進(jìn)行儲(chǔ)能。
由于VTT電源必須在 1/2 VDDQ提供和吸收電流,因此如果沒(méi)有通過(guò)分流來(lái)允許電源吸收電流,那么就不能使用一個(gè)標(biāo)準(zhǔn)的開(kāi)關(guān)電源。而且,由于連接到VTT的每條數(shù)據(jù)線都有較低的阻抗,因而電源就必須非常穩(wěn)定。在這個(gè)電源中的任何噪聲都會(huì)直接進(jìn)入數(shù)據(jù)線。
VTT 被用來(lái)從DDR控制器IC中獲取電壓,給數(shù)據(jù)總線和地址總線提供電源,VTT不直接應(yīng)用在DDR器件上,而是在系統(tǒng)電源上(VTT和終端電阻都被集成到 DDR CONTROLLER上),因此不需要在電路圖中額外標(biāo)出。它的值通常設(shè)定大致等于VREF的值(在VREF上下0.04V浮動(dòng)),并且隨著VREF的變 化而變化。對(duì)于DDR1 SDRAM應(yīng)用中的地址總線控制信號(hào)和數(shù)據(jù)總線信號(hào)都有端接電阻。需要一個(gè)沒(méi)有任何的噪聲或者電壓變化的參考電壓(VREF),用作DDR SDRAM輸入接收器,VREF也等于1/2 VDDQ。VREF的變化將會(huì)影響存儲(chǔ)器的設(shè)置和保持時(shí)間。
2、為什么需要VTT
為了符合DDR的要求并保證最優(yōu)的性能,VTT和VREF需要在電壓、溫度和噪聲容限上進(jìn)行嚴(yán)密的控制以便跟蹤1/2 VDDQ。
在實(shí)際電路中,對(duì)于VREF的電壓采取電阻分壓的方式取得,如下圖所示:
其中電容為去耦電容。
DDR顆粒的接收端比較特殊,它是一個(gè)差分放大器,其中的一個(gè)PIN腳連接Vref是固定,另一個(gè)PIN接在DDR控制器的發(fā)送端,發(fā)送端發(fā)送過(guò)來(lái)的信號(hào),只要比Vref高,高過(guò)一定的門(mén)限,接受端就認(rèn)為1,只要比Vref低,低于一定的門(mén)限,接收端就認(rèn)為0。我們知道DDR的速率(電平的切換)是很快的,同時(shí)一個(gè)控制器會(huì)下掛很多顆粒,這就導(dǎo)致總線上的電流(電荷)來(lái)不及泄放和補(bǔ)充,這就需要將VTT在VOUT為高的時(shí)候,吸收電流,在VOUT為低的時(shí)候補(bǔ)充電流;
以DDR2為例,當(dāng)VOUT為高電平的時(shí)候,VOUT=1V8,VTT=0V9,電流b向處于增加的趨勢(shì),當(dāng)VOUT為0,VTT=0V9,電流a向處于增加趨勢(shì);
一般DDR VTT的拓?fù)浣Y(jié)構(gòu)
3、VTT電源工作原理
其中VFB為電壓反饋端,SW為電壓輸出端;
結(jié)合DDR拓?fù)鋱D來(lái)看,當(dāng)VOUT為低的時(shí)候,由于a方向的電流處于增大的趨勢(shì),電感L會(huì)產(chǎn)生臨時(shí)反向電動(dòng)勢(shì),來(lái)抑制電流變化,這樣導(dǎo)致VTT電壓變小,上管導(dǎo)通,來(lái)補(bǔ)償這個(gè)電流,直至流經(jīng)電感的電流等于新的電流;
當(dāng)VOUT為高的時(shí)候,由于b方向的電流處于增大的趨勢(shì),電感L會(huì)產(chǎn)生臨時(shí)的反向電動(dòng)勢(shì),來(lái)抑制電流變化,這樣導(dǎo)致VTT處的電源變大,進(jìn)而導(dǎo)致Vsense變大,上管關(guān)閉,下管導(dǎo)通,吸收電流;
4、戴維南電路代替VTT
在一些設(shè)計(jì)中,在使用DDR顆粒的情況下,已經(jīng)基本全部不使用VTT電源,全部采用電阻上下拉的戴維南電路(用上下拉電阻替代VTT電源),只有在使用內(nèi)存條的情況下才使用VTT電源。需要進(jìn)行信號(hào)完整性仿真之后,確定上下拉電阻的阻值。這個(gè)阻值一般比較小,雖然降低了設(shè)計(jì)復(fù)雜度,但是增大了整個(gè)系統(tǒng)的功耗。
一般情況下,DDR的數(shù)據(jù)線都是一驅(qū)一的拓?fù)浣Y(jié)構(gòu),且DDR2和DDR3內(nèi)部都有ODT做匹配,所以不需要拉到VTT做匹配即可得到較好的信號(hào)質(zhì)量。DDR2的地址和控制信號(hào)線如果是多負(fù)載的情況下,會(huì)有一驅(qū)多,并且內(nèi)部沒(méi)有ODT,其拓?fù)浣Y(jié)構(gòu)為走T型的結(jié)構(gòu),所以常常需要使用VTT進(jìn)行信號(hào)質(zhì)量的匹配控制。DDR3可以采用Fly-by方式走線。
4、VTT電流預(yù)估
例如:VTT(0.6V)作為地址線/控制線(共25根)的上拉電源 ,上拉電阻39.2歐姆,最大電流計(jì)算公式:(0.6V/39.2)*25 = 0.38A。
最大電流就是所有信號(hào)同為高,或者同為低的時(shí)候,所有的信號(hào)線都是灌電流或者拉電流。如果有高有底,則會(huì)相互抵消,VTT的輸出電流沒(méi)有那么大。
審核編輯 黃宇
-
電源
+關(guān)注
關(guān)注
184文章
17841瀏覽量
251815 -
DDR
+關(guān)注
關(guān)注
11文章
715瀏覽量
65532
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
關(guān)于DDR的電源設(shè)計(jì)部分存在著不合理有哪些?
VTT供電電源變換是否會(huì)導(dǎo)致DDR的Leveling出現(xiàn)time out的異常?
緩啟動(dòng)電源有什么優(yōu)勢(shì)及作用
![緩啟動(dòng)<b class='flag-5'>電源</b><b class='flag-5'>有</b>什么優(yōu)勢(shì)及<b class='flag-5'>作用</b>](https://file1.elecfans.com/web2/M00/07/48/wKgZombudTuAKpPrAAEF33Ezzn4455.png)
變頻電源有什么作用
igbt在高頻電源的作用有哪些
電源浪涌保護(hù)器有什么作用
![<b class='flag-5'>電源</b>浪涌保護(hù)器<b class='flag-5'>有</b>什么<b class='flag-5'>作用</b>](https://file.elecfans.com/web2/M00/80/C3/poYBAGOOoxKAOmDZABeoTKs8Vmo526.png)
VTT致力于開(kāi)發(fā)可穿戴傳感器
全套DDR、DDR2、DDR3、DDR3L、LPDDR3 和 DDR4 電源解決方案同步降壓控制器數(shù)據(jù)表
![全套<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR</b>3、<b class='flag-5'>DDR</b>3L、LPDDR3 和 <b class='flag-5'>DDR</b>4 <b class='flag-5'>電源</b>解決方案同步降壓控制器數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
完整DDR,DDR2,DDR3 和LPDDR3 存儲(chǔ)器電源解決方案同步降壓控制器數(shù)據(jù)表
![完整<b class='flag-5'>DDR</b>,<b class='flag-5'>DDR</b>2,<b class='flag-5'>DDR</b>3 和LPDDR3 存儲(chǔ)器<b class='flag-5'>電源</b>解決方案同步降壓控制器數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
光耦在開(kāi)關(guān)電源中的作用有哪些
完整的DDR2、DDR3和DDR3L內(nèi)存電源解決方案同步降壓控制器TPS51216數(shù)據(jù)表
![完整的<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR</b>3和<b class='flag-5'>DDR</b>3L內(nèi)存<b class='flag-5'>電源</b>解決方案同步降壓控制器TPS51216數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
具有同步降壓控制器、2A LDO和緩沖基準(zhǔn)的TPS51916完整DDR2、DDR3、DDR3L和DDR4存儲(chǔ)器電源解決方案數(shù)據(jù)表
![具有同步降壓控制器、2A LDO和緩沖基準(zhǔn)的TPS51916完整<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR</b>3、<b class='flag-5'>DDR</b>3L和<b class='flag-5'>DDR</b>4存儲(chǔ)器<b class='flag-5'>電源</b>解決方案數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
具有同步降壓控制器、2A LDO和緩沖基準(zhǔn)的TPS51716完整DDR2、DDR3、DDR3L、LPDDR3和DDR4內(nèi)存電源解決方案數(shù)據(jù)表
![具有同步降壓控制器、2A LDO和緩沖基準(zhǔn)的TPS51716完整<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR</b>3、<b class='flag-5'>DDR</b>3L、LPDDR3和<b class='flag-5'>DDR</b>4內(nèi)存<b class='flag-5'>電源</b>解決方案數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
完整的DDR、DDR2和DDR3內(nèi)存電源解決方案同步降壓控制器數(shù)據(jù)表
![完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2和<b class='flag-5'>DDR</b>3內(nèi)存<b class='flag-5'>電源</b>解決方案同步降壓控制器數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
評(píng)論