近日,芯來科技攜手杭州廣立微電子股份有限公司(以下簡稱“廣立微”)及上海億瑞芯電子科技有限公司(以下簡稱“億瑞芯”),共同建立在Design for Test(DFT)可測試性設(shè)計領(lǐng)域的戰(zhàn)略合作關(guān)系,以擴大三方合作的深度和廣度,為產(chǎn)業(yè)提供有競爭力的多元化設(shè)計方案。
強強聯(lián)合提供更優(yōu)質(zhì)解決方案
此次戰(zhàn)略合作發(fā)揮了三方各自的資源優(yōu)勢,芯來科技的高性能、低功耗的RISC-V處理器IP,聯(lián)合廣立微DFTEXP可測試性設(shè)計軟件和良率診斷解決方案以及億瑞芯的DFT流程及設(shè)計解決方案,共同為客戶提供更優(yōu)質(zhì)的芯片設(shè)計IP和解決方案。
RISC-V是基于精簡指令集的CPU開放指令集架構(gòu),其在信息安全、工業(yè)控制、邊緣計算、自動駕駛等領(lǐng)域,提供了開放、簡潔、模塊化、可定制、可擴展的技術(shù)優(yōu)勢,使得整個產(chǎn)業(yè)獲得了一條以更低成本更靈活自主方式進行產(chǎn)品設(shè)計的路徑,所以越來越多的芯片公司以及系統(tǒng)公司加入其應(yīng)用進程。而IP核在RISC-V芯片研發(fā)過程中,則扮演著重要的角色,不僅能提高設(shè)計研發(fā)效率,使得芯片具備更好的功能和性能。
可測試性設(shè)計(DFT)給整個測試領(lǐng)域開拓了一條切實可行的途徑,目前國際上大中型IC設(shè)計公司基本上都采用了可測性設(shè)計的設(shè)計流程,DFT已經(jīng)成為芯片設(shè)計過程中的至關(guān)重要的一環(huán)。DFT可測試性設(shè)計的重要工具和流程,已成功用于驗證RISC-V IP的其中一個環(huán)節(jié)。
基于廣立微和億瑞芯共同打造的DFTEXP平臺,在芯來NA900RISC-V CPU IP中完成DFT的設(shè)計實現(xiàn),并實現(xiàn)Memory全覆蓋,Logic部分覆蓋率可達到99.87%,達標桿工具水平。未來,三方將通過優(yōu)勢互補, 打造長期、友好、共贏的戰(zhàn)略合作伙伴關(guān)系, 共拓Design for Test(DFT)可測試性設(shè)計領(lǐng)域新藍圖。
芯來900系列處理器內(nèi)核
本次使用的產(chǎn)品是芯來科技900系列RISC-V處理器內(nèi)核。芯來900系列處理器內(nèi)核包括N900(32位)、U900(32位+MMU)、NX900(64位)和UX900(64位+MMU)四個產(chǎn)品系列,其中U900、UX900帶MMU可以運行重型操作系統(tǒng),如Linux等。它非常適合對標ARM Cortex-M7、R5、R52+、R8、A5、A7、M85、R82、A35、A53、A55等內(nèi)核,可應(yīng)用于AIoT邊緣計算、數(shù)據(jù)中心、網(wǎng)絡(luò)設(shè)備和基帶通信等領(lǐng)域。
審核編輯:劉清
-
處理器
+關(guān)注
關(guān)注
68文章
19409瀏覽量
231188 -
芯片設(shè)計
+關(guān)注
關(guān)注
15文章
1028瀏覽量
55009 -
DFT設(shè)計
+關(guān)注
關(guān)注
0文章
10瀏覽量
8906 -
RISC-V
+關(guān)注
關(guān)注
45文章
2323瀏覽量
46596 -
芯來科技
+關(guān)注
關(guān)注
0文章
62瀏覽量
3084
原文標題:共譜“芯”篇章?芯來科技攜手戰(zhàn)略伙伴為RISC-V CPU IP提升DFT可測試性設(shè)計
文章出處:【微信號:nucleisys,微信公眾號:芯來科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
RISC-V 領(lǐng)軍企業(yè) SiFive 成立中國分公司,中文名稱定為“芯伍科技”
芯來:打造RISC-V IP 2.0模式,加速AI、汽車領(lǐng)域的發(fā)展
![<b class='flag-5'>芯</b><b class='flag-5'>來</b>:打造<b class='flag-5'>RISC-V</b> <b class='flag-5'>IP</b> 2.0模式,加速AI、汽車領(lǐng)域的發(fā)展](https://file1.elecfans.com/web3/M00/04/AD/wKgZPGd3WpqAFJzlAAFcQPzDYEs220.jpg)
HighTec C/C++編譯器套件全面支持芯來RISC-V IP
![HighTec C/C++編譯器套件全面支持<b class='flag-5'>芯</b><b class='flag-5'>來</b><b class='flag-5'>RISC-V</b> <b class='flag-5'>IP</b>](https://file1.elecfans.com/web3/M00/03/5F/wKgZPGdot_6AdiTyAAAuxvV0qeo970.png)
RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地
2024 RISC-V 中國峰會:華秋電子助力RISC-V生態(tài)!
Arteris與晶心科技攜手推進RISC-V SoC設(shè)計創(chuàng)新
中移芯昇加入RISC-V國際基金會成為戰(zhàn)略會員
![中移<b class='flag-5'>芯</b>昇加入<b class='flag-5'>RISC-V</b>國際基金會成為<b class='flag-5'>戰(zhàn)略</b>會員](https://file.elecfans.com/web2/M00/3B/01/poYBAGJGxW-AF365AAAoNNnGRTw018.png)
兆松與芯來宣布達成戰(zhàn)略合作,攜手促進RISC-V產(chǎn)業(yè)與生態(tài)發(fā)展
![兆松與<b class='flag-5'>芯</b><b class='flag-5'>來</b>宣布達成<b class='flag-5'>戰(zhàn)略</b>合作,<b class='flag-5'>攜手</b>促進<b class='flag-5'>RISC-V</b>產(chǎn)業(yè)與生態(tài)發(fā)展](https://file1.elecfans.com/web2/M00/D1/87/wKgZomYjMCyABkRYAAAaL1tPHJI502.png)
經(jīng)緯恒潤AUTOSAR產(chǎn)品成功適配芯來RISC-V車規(guī)內(nèi)核
![經(jīng)緯恒潤AUTOSAR產(chǎn)品成功適配<b class='flag-5'>芯</b><b class='flag-5'>來</b><b class='flag-5'>RISC-V</b>車規(guī)內(nèi)核](https://file.elecfans.com/web2/M00/43/70/pYYBAGJ9-2eAAapGAAAqR-wyG1A368.jpg)
RISC-V CPU IP領(lǐng)軍企業(yè)芯來科技正式宣布加入甲辰計劃
![<b class='flag-5'>RISC-V</b> <b class='flag-5'>CPU</b> <b class='flag-5'>IP</b>領(lǐng)軍企業(yè)<b class='flag-5'>芯</b><b class='flag-5'>來</b>科技正式宣布加入甲辰計劃](https://file1.elecfans.com/web2/M00/C5/E7/wKgZomYDkFKAC74IAAAuxvV0qeo287.png)
芯來科技正式發(fā)布基于RISC-V處理器的HSM子系統(tǒng)解決方案
![<b class='flag-5'>芯</b><b class='flag-5'>來</b>科技正式發(fā)布基于<b class='flag-5'>RISC-V</b>處理器的HSM子系統(tǒng)解決方案](https://file1.elecfans.com/web2/M00/C4/A0/wKgaomXudJOAX6hIAAAfn958Uns820.png)
芯來科技發(fā)布超低功耗嵌入式RISC-V處理器CPU IP—NS100系列內(nèi)核
![<b class='flag-5'>芯</b><b class='flag-5'>來</b>科技發(fā)布超低功耗嵌入式<b class='flag-5'>RISC-V</b>處理器<b class='flag-5'>CPU</b> <b class='flag-5'>IP</b>—NS100系列內(nèi)核](https://file1.elecfans.com/web2/M00/C3/6C/wKgaomXlPi6AaNRbAAAkfxufBqE630.png)
評論