衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Efinity Interface Designer報錯案例-v2

XL FPGA技術交流 ? 2024-04-07 08:41 ? 次閱讀

(1)ERROR:Interface Designer constraint generation was not successfull,will not proceed to efx_pnr...

1db0f07e-f21c-11ee-b759-92fbcf53809c.png

原因:(1)有些客戶使用Win7版本,目前Efinity對Win7的支持不好。建議升級成win10。

(2)殺毒軟件刪除了文件,實際interface生成約束是沒有問題的,客戶pnr的時候就報錯,需要重新安裝軟件。

(3)電腦存在加密系統 。造成的現象是新建工程時interface可以打開,但是生成xxx.peri.xml文件之后再次打開就會報錯。

(2)Interface打不開。

現象:(1)打開interface的時候指示:Efinity Interface Designer finished. Exit code = 1 Exit status : NormalInterface design file exists, check and migrate done1dc1c796-f21c-11ee-b759-92fbcf53809c.png(2)新建工程第一次可以打開interface Designer(3)刪除xxx.peri.xml之后,第一次也可以打開Interface Designer.原因:電腦存在加密 (3) interface打不開打開interface Designer時會報以下錯誤。EfinityIPCatalogfinished.Exit code = 0Exit status:Normal

1dc68326-f21c-11ee-b759-92fbcf53809c.jpg

編譯過程可能報以下錯誤:

ERROR: Interface Designer constraint generation was not successful, will not processpnr..

1dd93264-f21c-11ee-b759-92fbcf53809c.png

解決方案:安裝VC_redist.x64.exe,注意參考軟件安裝指導的版本。

(4)repeated,non-bussed pin found in verilog template generation:clk_27m

1dde8f84-f21c-11ee-b759-92fbcf53809c.png

說明:在GPIO處定義了一個clk_27m,在pll的輸出上又定義了一個clk_27m,兩個信號名沖突。

(5)ERROR: Interface Designer constraint generation was not successful, will not processpnr..

1de4942e-f21c-11ee-b759-92fbcf53809c.png

原因:1)一般是軟件有360或者別的殺毒軟件的相關文件刪除了,需要找回文件或者重新安裝軟件。

2)客戶使用Win7版本,目前Efinity對Win7的支持不好。建議升級成win10。

(6)cannot connect to more than 4 different clocks per region on left and right

1dfcba54-f21c-11ee-b759-92fbcf53809c.png

1e014470-f21c-11ee-b759-92fbcf53809c.png

原因是在pinout文件中對應的Clock Region中,不能超過4個時鐘去驅動。

  • 也就是GPIOR_PN_42,41,40三組差分對,不能由兩組LVDS來驅動,因為每組LVDS時鐘有lvds_fast_clk和lvds_slow_clk兩個,兩組就會有4個時鐘在Region clock R13區域。

  • 結論就是把LVDS差分對放在同一個Clock Region.

(7)Resource name is empty

1e1f6fd6-f21c-11ee-b759-92fbcf53809c.png

解決方案:Resource是指管腳,這里是指沒有分配管腳。

(8)用新版本軟件打開老版本工程時interface Desinger打不開

1e2368a2-f21c-11ee-b759-92fbcf53809c.jpg


發給客戶的peri.xml,客戶打不開有問題,叫他們文本打開peri看看,有些客戶沒有動peri文件,但是內容卻改了

(9) Valid characters are alphanumeric haracters with dash and underscore only

1e27576e-f21c-11ee-b759-92fbcf53809c.png

原因:在LVDS添加Block時不能添加bus,所以在Input Pin/Bus Name中命名上不能像總線一樣添加[*]

(10)interface Designer打不開定位思路。

1e47d796-f21c-11ee-b759-92fbcf53809c.png

原因:查一下下面幾點:

1. 系統環境路徑設置

1e4bf452-f21c-11ee-b759-92fbcf53809c.png

2. python是否在firewall 允許的程序列表里

1e6a6a36-f21c-11ee-b759-92fbcf53809c.png

3. microsoft visual c++2015有安裝嗎?

這個有一個安裝包,在打不開的時候可以安裝

4. java 8有安裝嗎?

(11)燒寫文件無法生成Using source file "D:/customer_Prj/googol/phy_jtag_bridge/work_pnr/spi_flash_loader.lbf"Missing Interface Designer LPF constraint file, no programming file will be generated.Open Interface Designer to createa project.原因:如果在interface Desinger中沒有添加接口是不會生成bit文件的。

(12)These HSIOGPlOmust be placed at least 1 pair away from Mipl lane csi_rxc in order to avoid noise coupling from GPIOto MIPILane: GPIOR_ N_09,GPIOR_P 09

這個是一告警信息,意思是說差分信號要和單端信號之間隔開一組差分對。比如上面的警告,說的是GPIOR_PN_09這個差分對和要單端信號之間隔開一組差分對,也就是GPIOR_PN_08或者GPIOR_PN_10要空著不能接信號。當然如果放一些很低速的信號也是可以的比如復位信號,上電之后一般不再翻轉,或者UART這樣速率比較低的信號。

(13)The recommended phase shit step for the Calibration Clock is 45 degrees, Curent: 15.0000 degrees.

在使用hyperram時,對fpll的頻率是有要求的。請具體參考以下格式對PLL的VCO頻率和POST-divider參數進行設置。更詳細的說明可以參考hyperram的datasheet或者本公眾號關于hyperram的介紹。

1e6e4084-f21c-11ee-b759-92fbcf53809c.png


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Interface
    +關注

    關注

    0

    文章

    103

    瀏覽量

    38643
收藏 人收藏

    評論

    相關推薦

    SAM IoT Wx v2硬件用戶指南

    電子發燒友網站提供《SAM IoT Wx v2硬件用戶指南.pdf》資料免費下載
    發表于 01-21 14:02 ?0次下載
    SAM IoT Wx <b class='flag-5'>v2</b>硬件用戶指南

    Efinity入門使用-v2

    。 原文標題:Efinity入門使用-v2 文章出處:【微信公眾號:易靈思FPG
    的頭像 發表于 11-06 15:56 ?405次閱讀

    Efinity入門使用-v3

    ,.peri.xml用于存放interface designer中的參數設置。Stp1:File -->?Create ProjectStp2:在Project Editor中選擇路徑并輸入工程名Stp3:選擇器
    的頭像 發表于 11-06 15:56 ?202次閱讀

    Efinity入門使用-v4

    ,.peri.xml用于存放interface designer中的參數設置。Stp1:File -->?Create ProjectStp2:在Project Editor中選擇路徑并輸入工程名
    的頭像 發表于 11-06 15:56 ?424次閱讀

    Efinity軟件安裝-v5

    python3.8,也不需要下載。 ? ? ? ? ?step2:安裝efinity。該步驟比較簡單,一路選擇Next,或者勾選同意。stpe3:安裝補丁。如果所選擇的版本有補丁則安裝補丁,如果沒有則不
    的頭像 發表于 11-01 11:06 ?383次閱讀

    如何移植STM32F429 RTT 4.10串口V2

    本人在使用串口時想要使用串口V2版本,我是按照以下流程進行移植 1.將RT-thread-settings中的uart版本設置為uartV2 2.在uart_configuration文件中將
    發表于 09-27 09:30

    淺析SDIO協議V2V3版本的區別

    SDIO(Secure Digital Input/Output)協議V2V3在多個方面存在顯著的區別,這些區別主要體現在功能支持、硬件要求、安全性以及支持的協議等方面。以下是對這些區別的詳細分析
    發表于 09-18 08:32

    Efinity debuger常見問題總結-v2

    Efinity在Debug時會出現UUID mismatch錯誤。很多剛開始使用的人經常遇到。下面我們做一個總結。歡迎遇到案例時共同分享。
    的頭像 發表于 07-11 11:39 ?2301次閱讀
    <b class='flag-5'>Efinity</b> debuger常見問題總結-<b class='flag-5'>v2</b>

    產品簡介 | RZ/V2系列MPU

    產品簡介 | RZ/V2系列MPU
    的頭像 發表于 05-08 08:06 ?532次閱讀
    產品簡介 | RZ/<b class='flag-5'>V2</b>系列MPU

    深度解讀RoCE v2的核心技術原理

    RoCE v2是一種專為實現以太網環境下低延遲、高吞吐量數據傳輸而設計的RDMA協議。相較于涉及多重處理層次的傳統數據傳輸方式,RoCE v2實現了系統間的直接內存訪問機制,最大限度地減少了CPU的參與和降低通信延遲。
    發表于 04-29 10:32 ?5066次閱讀
    深度解讀RoCE <b class='flag-5'>v2</b>的核心技術原理

    CMSIS-RTOS V1與V2的區別是什么?

    最近的學習FreeRTOS,看到STM32CubeMX分別用CMSIS-RTOS V1,V2進行封裝,請教CMSIS-RTOS V1與V2的有什么區別?如果用在產品項目,哪個版本合適?
    發表于 04-11 06:06

    使用ST-LINK V2聯機下載程序,在keil5上顯示報錯是為什么?

    使用ST-LINK V2聯機下載程序,在keil4.6 上是正確的,在keil5 上顯示:ST-LINKUSB communicationerror。網上有人說需要下載三個文件:三個文件ST-LINKII-KEIL.dll,StorAcc.dll和TOOLS.INI,不知道從哪里可以下載?
    發表于 04-01 08:03

    ST-LINK/V2無法下載HEX文件到stm32g070cb中,是不支持嗎?

    用 ST-LINK/V2無法下載HEX文件到stm32g070cb中,是不支持嗎? 連接上了,不過沒有識別,下載會報錯。 下載前可以連接上,不過沒有識別,如下圖: 下載過程中如下圖: 下載后如下圖:
    發表于 03-29 06:20

    榮耀Magic V2 RSR保時捷設計亮相MWC 2024巴塞羅那全球發布會

    近日,榮耀Magic V2 RSR 保時捷設計亮相 MWC 2024 榮耀巴塞羅那全球發布會。作為全球首款保時捷設計折疊屏手機,榮耀Magic V2 RSR保時捷設計外觀時尚、輕巧,重量為234克、閉合態厚度為9.9毫米。
    的頭像 發表于 02-29 10:32 ?1232次閱讀

    大模型系列:Flash Attention V2整體運作流程

    基于1.1中的思想,我們在V2中將原本的內外循環置換了位置(示意圖就不畫了,基本可以對比V1示意圖想象出來)。我們直接來看V2的偽代碼(如果對以下偽代碼符號表示或解讀有疑惑的朋友,最好先看一下
    的頭像 發表于 02-21 11:38 ?2154次閱讀
    大模型系列:Flash Attention <b class='flag-5'>V2</b>整體運作流程
    大发888游戏平台403| 悍马百家乐的玩法技巧和规则 | 网上百家乐赌博出| 稳赢百家乐官网的玩法技巧| 皇冠国际现金投注| 免费百家乐游戏下| 微信百家乐官网群资源| 百家乐官网有不有作弊| 保时捷娱乐城可靠吗| 网上百家乐官网的玩法技巧和规则 | 罗马百家乐的玩法技巧和规则| 网址百家乐官网的玩法技巧和规则| 百家乐官网游戏算牌| 大发888官方下载 银行| 百家乐作弊工具| 百家乐官网打线| 赌场风云剧情介绍| 利高国际娱乐网| 大发888真人娱乐场游戏| 百家乐怎样做弊| 做生意的门的方向| 發中發百家乐官网的玩法技巧和规则| 百家乐官网最保险的方法| 迭部县| 皇冠体育网| 顶级赌场手机版| 大发888游戏攻略| 威尼斯人娱乐注册| 联众百家乐的玩法技巧和规则| 真钱百家乐哪里最好| 百家乐视频交流| 澳门百家乐官网规则| 百家乐官网玩法教材| 大发888登陆| 大发888bet亚洲lm0| 大发888卡| 大发888赢钱最多的| 大发888游戏代冲省钱技巧| 赌百家乐怎样能赢| 百家乐推二八杠| 百家乐赌博破解方法|