衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

技術分享!國產ARM + FPGA的SDIO通信開發介紹!

Tronlong創龍科技 ? 來源:Tronlong創龍科技 ? 作者:Tronlong創龍科技 ? 2024-05-14 14:02 ? 次閱讀

SDIO總線介紹

SDIO(Secure Digital lnput and Output),即安全數字輸入輸出接口。SDIO總線協議是由SD協議演化而來,它主要是對SD協議進行了一些擴展。

SDIO總線主要是為SDIO卡提供一個高速的I/O能力,并伴隨著較低的功耗。SDIO總線不但支持SDIO卡,而且還兼容SD內存卡。支持SDIO的設備比如手機和相機不僅能支持SD卡,TF卡,隨著SDIO硬件設備的擴充SDIO總線的外圍能夠支持更多的SDIO設備比如Bluetooth,WIFI,GPS,Camera sensor等,它們的識別過程跟SD卡類似,主要差別是在SD協議的基礎上做了些擴展。


wKgZomZC_naAG2SiAAAhAFvI8NA306.jpg

圖1SDIO總線通信原理

國產ARM + FPGA架構介紹與優勢

近年來,隨著中國新基建、中國制造2025規劃的持續推進,單ARM處理器越來越難勝任工業現場的功能要求,特別是如今能源電力、工業控制、智慧醫療等行業,往往更需要ARM + FPGA架構的處理器平臺來實現例如多路/高速AD采集、多路網口、多路串口、多路/高速并行DI/DO、高速數據并行處理等特定功能,因此ARM + FPGA架構處理器平臺愈發受市場歡迎。


因此,創龍科技一年前正式推出了基于全志T3 +紫光同創Logos處理器設計的ARM + FPGA全國產工業核心板,國產化率達100%。


Tronlong創龍科技

,贊26

(點擊視頻,1分鐘解鎖全國產T3+ Logos工業核心板高光時刻!)

全志T3為準車規級芯片,四核ARM Cortex-A7架構,主頻高達1.2GHz,支持雙路網口、八路UARTSATA大容量存儲接口,同時支持4路顯示、GPU以及1080P H.264視頻硬件編解碼。另外,創龍科技已在T3平臺適配國產嵌入式系統翼輝SylixOS,真正實現軟硬件國產化。


紫光同創Logos PGL25G/PGL50G FPGA在工業領域應用廣泛,邏輯資源分別為27072/51360,與國外友商產品pin to pin兼容,主要用于多通道/高速AD采集或接口拓展。因其價格低、質量穩定、開發環境易用等優點,受到工業用戶的廣泛好評。尤其是開發環境,最快3天可完成從國外友商產品到紫光同創產品的切換。


wKgaomZC_neACG_qAADvx5KsPN4449.jpg

圖2ARM + FPGA典型應用場景


國產ARM + FPGA的SDIO通信案例介紹

本章節主要介紹全志科技T3與紫光同創Logos基于SDIO的ARM + FPGA通信方案,使用的硬件平臺為:創龍科技TLT3F-EVM工業評估板。最終實測寫速率為5.678MB/s,讀速率為5.744MB/s,誤碼率為0。

案例功能


該案例實現T3(ARM Cortex-A7)與FPGA的SDIO通信功能。


ARM端sdio_test案例實現SDIO Master功能,具體如下:

(1)打開SDIO設備節點,如:/dev/generic_sdio0;

(2)發送數據至SDIO總線,以及從SDIO總線讀取數據;

(3)校驗數據,然后打印讀寫速率、誤碼率。


FPGA端dram_sdio案例實現SDIO Slave功能,具體如下:

(1)FPGA將SDIO Master發送的數據保存至DRAM;

(2)SDIO Master發起讀數據時,FPGA從DRAM讀取數據,并通過SDIO總線傳輸至SDIO Master。


wKgZomZC_neAWTsfAAAoUDK2vJ4023.jpg

圖3ARM端程序流程圖

案例演示


評估板上電后,請先固化FPGA案例dram_sdio_xxx.sfc可執行程序至FPGA端,FPGA需在ARM驅動加載前完成初始化。再將ARM端可執行文件sdio_test、"driverbingeneric_sdio.ko"驅動拷貝至評估板文件系統任意目錄下。


評估板上電啟動,在generic_sdio.ko驅動所在路徑下,執行如下命令加載驅動。


Target#insmod -f generic_sdio.ko


wKgaomZC_niAcygmAAAX8viHW74180.jpg

圖4


執行如下命令,可查看設備節點。


Target#ls /dev/generic_sdio0


wKgZomZC_niASxlJAAAFXGHM8pg662.jpg

圖5


執行如下命令,可查詢程序命令參數


Target#./sdio_test -h


wKgaomZC_nmAACDAAAAOW-dx1e8045.jpg

圖6

執行如下命令,ARM通過SDIO總線寫入隨機數據至FPGA DRAM,然后讀出數據、進行數據校驗,同時打印SDIO總線讀寫速率和誤碼率,如下圖所示。


Target#./sdio_test -d /dev/generic_sdio0 -s 1024


參數解析:

-d:設備節點路徑;

-s:設置傳輸數據大小,單位為Byte。


wKgZomZC_nmAU4diAAAL-t7R0RE219.jpg

圖7

本次測試SDIO總線通信時鐘頻率為最高50MHz,則理論通信速率為:(50 x 4 / 8)MB/s = 25MB/s。從上圖可知,則可以清晰看到實測速率結果。

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21796

    瀏覽量

    605987
  • ARM
    ARM
    +關注

    關注

    134

    文章

    9165

    瀏覽量

    369170
  • SDIO
    +關注

    關注

    2

    文章

    73

    瀏覽量

    19399
  • 通信開發
    +關注

    關注

    0

    文章

    3

    瀏覽量

    2471
收藏 人收藏

    評論

    相關推薦

    16通道AD采集方案,基于復旦微ARM + FPGA國產SoC處理器平臺

    FMQL20S400M評估板(TLFM20S-EVM)、TL7606P模塊、TL7616P模塊和TL1278P模塊。 復旦微FMQL20SM ARM+FPGA SoC國產平臺介紹 FMQL20S400M是復旦微四核
    的頭像 發表于 01-23 10:39 ?127次閱讀
    16通道AD采集方案,基于復旦微<b class='flag-5'>ARM</b> + <b class='flag-5'>FPGA</b><b class='flag-5'>國產</b>SoC處理器平臺

    ARM開發板與FPGA的結合應用

    一、引言 ARM開發板是一種基于ARM架構的嵌入式開發平臺,具有高性能、低功耗的特點。FPGA是一種可編程的數字電路,可以根據需要配置不同的
    的頭像 發表于 11-05 11:42 ?712次閱讀

    國產FPGA的發展前景是什么?

    國產FPGA的發展前景是積極且充滿機遇的,主要體現在以下幾個方面: 一、市場需求增長 技術驅動:隨著5G、物聯網、人工智能、大數據等技術的快速發展,對
    發表于 07-29 17:04

    3568F-FPGA案例開發手冊

    Cortex-A55處理器 + 紫光同創Logos-2 PG2L50H/PG2L100H FPGA設計的異構多核國產工業評估板,由核心板和評估底板組成,ARM Cortex-A55處理單元主頻高達1.8GHz
    發表于 07-25 15:35

    3568F-ARM+FPGA通信案例開發手冊

    Cortex-A55處理器 + 紫光同創Logos-2 PG2L50H/PG2L100H FPGA設計的異構多核國產工業評估板,由核心板和評估底板組成,ARM Cortex-A55處理單元主頻高達1.8GHz
    發表于 07-25 15:12

    實測52.4MB/s!全國產ARM+FPGA的CSI通信案例分享!

    /高速AD采集或接口拓展。因其價格低、質量穩定、開發環境易用等優點,受到工業用戶的廣泛好評。 圖3 ARM + FPGA典型應用領域國產ARM
    發表于 07-17 11:25

    國產RK3568J基于FSPI的ARM+FPGA通信方案分享

    優勢,亦可相互協作處理更復雜的問題。 ARM + FPGA常見的通信方式有PCIe、FSPI、I2C、SDIO、CSI等,今天主要介紹基于F
    發表于 07-17 10:50

    FPGA實現SDIO訪問需要注意的問題

    FPGA實現SDIO訪問時,需要注意以下幾個關鍵問題和細節: 初始化過程: SDIO總線的初始化是確保FPGA與SD卡能夠正常通信的第一步。
    發表于 06-27 08:38

    國產ARM + FPGASDIO通信開發介紹

    SDIO(Secure Digital lnput and Output),即安全數字輸入輸出接口。SDIO總線協議是由SD協議演化而來,它主要是對SD協議進行了一些擴展。
    的頭像 發表于 05-17 14:26 ?748次閱讀
    <b class='flag-5'>國產</b><b class='flag-5'>ARM</b> + <b class='flag-5'>FPGA</b>的<b class='flag-5'>SDIO</b><b class='flag-5'>通信</b><b class='flag-5'>開發</b><b class='flag-5'>介紹</b>!

    技術分享!國產ARM + FPGASDIO通信開發介紹

    SDIO總線介紹SDIO(SecureDigitallnputandOutput),即安全數字輸入輸出接口。SDIO總線協議是由SD協議演化而來,它主要是對SD協議進行了一些擴展。
    的頭像 發表于 05-14 08:05 ?521次閱讀
    <b class='flag-5'>技術</b>分享!<b class='flag-5'>國產</b><b class='flag-5'>ARM</b> + <b class='flag-5'>FPGA</b>的<b class='flag-5'>SDIO</b><b class='flag-5'>通信</b><b class='flag-5'>開發</b><b class='flag-5'>介紹</b>!

    國產ARM + FPGA的CSI通信案例介紹

    CSI總線是一項用于將圖像傳感器與處理器連接的并行通信接口,在工業自動化、能源電力、智慧醫療等領域得到廣泛應用,具備了高帶寬,開發難度低和低成本優點。
    的頭像 發表于 04-26 11:41 ?916次閱讀
    <b class='flag-5'>國產</b><b class='flag-5'>ARM</b> + <b class='flag-5'>FPGA</b>的CSI<b class='flag-5'>通信</b>案例<b class='flag-5'>介紹</b>

    由于接口不夠,SDIO接口可以用于CPU和FPGA之間進行通信

    由于接口不夠,SDIO接口可以用于CPU和FPGA之間進行通信
    發表于 04-23 10:56

    實測52.4MB/s!全志T3+FPGA的CSI通信案例分享!

    簡單,FPGA端接口開發難度低。 低成本:CSI總線采用并行傳輸方式,FPGA端使用資源少,對FPGA器件資源要求低。 國產
    發表于 04-18 10:53

    使用國產FPGA開發,需要哪些準備

    準備抽時間學習FPGA開發國產的,有通用軟件可以用嗎啊?還是每個廠家有自己的開發工具?有沒有類似于Keil那樣的IDE開發
    發表于 04-14 19:14

    國產FPGA+OMAPL138開發板體驗】(原創)4.FPGA的GPMC通信ARM)EDMA

    OMAP-L138(定點/浮點DSP C674x+ARM9)+ FPGA處理器的開發板。編寫TI OMAP-L138與FPGA之間的通信
    發表于 02-06 14:18
    网上百家乐庄家有赌场优势吗| 网上百家乐官网群的微博| 网络百家乐游戏| 百家乐怎打能赢| 百家乐官网翻天快播粤语| 大发888官网 平台| 百家乐心术| 唐朝百家乐官网的玩法技巧和规则| 东乌珠穆沁旗| 大发888客户端下| 可以玩百家乐的博彩网站| 赌场百家乐官网的玩法技巧和规则 | 试玩百家乐官网帐| 百家乐官网水晶筹码| 体育博彩| 桐城太阳城招聘| 百家乐百家乐论坛| 代理百家乐官网试玩| 百家乐官网客户端LV| 现金网送体验金| 在线百家乐策| 太阳城百家乐筹码租| 金字塔百家乐官网的玩法技巧和规则 | 百家乐官网软件辅助| kk娱乐城送彩金| 全讯网334466| 百家乐赌博在线娱乐| 百家乐接线玩法| 百家乐官网娱乐平台官网网| 百家乐官网最新庄闲投注法| 荥阳市| 德州扑克专业版| 威尼斯人娱乐城送彩金| 百家乐厅| 成都南偏西24度风水| 百家乐官网八卦九| 百家乐官网扑克发牌器| 上虞市| 足球开户网| 做生意门朝东好吗| 神话百家乐官网的玩法技巧和规则|