由硬件端來看人工智能架構,涵蓋上游云端(cloud)運算、中游邊緣運算(edge computing),及下游的裝置端(device)。綜合人工智能硬件上中下游所需關鍵芯片進一步分析,對IC制造產業而言,DIGITIMES Research認為,高效能運算(High Performance Computing;HPC)平臺將成為制程技術研發的重中之重。
芯片效能的提升,除可透過微縮技術升級與晶體管結構改變等前段技術達成外,后段先進封測技術的導入,亦可以有效提升IC產品效能。其中,臺積電推出2.5D CoWoS(Chip on Wafer on Substrate)制程技術就是導入矽中介層(interposer)材質,并采用矽穿孔(Through Si Via;TSV)技術,透過大幅提高I/O數的方法提升IC效能,臺積電更于2017年上半年推出采CoWoS技術7納米制程HPC平臺。
除講求效能提升的HPC平臺外,IoT平臺在人工智能的發展上,也扮演重要角色,物聯網平臺IC產品以低功耗、低成本、實時上市為主要產品訴求,因此,該平臺IC產品以系統級封裝(System in Package;SiP)為主要封裝技術。
隨人工智能市場興起,IC制造業者整合前后段技術已成產業重要趨勢外,DIGITIMES Research認為,為客戶提供一站式服務,IC制造業者甚至要結合EDA、IP、IC設計服務等業者,建立完整生態系統(ecosystem),才有機會在AIoT領域取得致勝先機。(更完整分析請見DIGITIMES Research AI+,IC制造服務「因應高效能與實時上市要求CoWoS與SiP將成人工智能重要封裝技術」研究報告)
-
SiP
+關注
關注
5文章
506瀏覽量
105463 -
AI
+關注
關注
87文章
31536瀏覽量
270343 -
CoWoS
+關注
關注
0文章
151瀏覽量
10547
原文標題:【DIGITIMES Research】CoWoS與SiP成AI芯片重要封裝技術
文章出處:【微信號:gh_44592200c847,微信公眾號:gh_44592200c847】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論