衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB差分信號設計中常見的誤區詳解

OUMx_pcbworld ? 來源:未知 ? 作者:胡薇 ? 2018-07-27 16:07 ? 次閱讀

差分信號(DifferenTIal Signal)在高速電路設計中的應用越來越廣泛,電路中最關鍵的信號往往都要采用差分結構設計,那么是什么令它這么倍受青睞呢?在PCB設計中又如何能保證其良好的性能呢?帶著這兩個問題,本文將進行下一部分的討論。

何為差分信號?

通俗地說,就是驅動端發送兩個等值、反相的信號,接收端通過比較這兩個電壓的差值來判斷邏輯狀態“0”還是“1”。而承載差分信號的那一對走線就稱為差分走線。

差分信號和普通的單端信號走線相比,最明顯的優勢體現在以下三個方面:

1.抗干擾能力強,因為兩根差分走線之間的耦合很好,當外界存在噪聲干擾時,幾乎是同時被耦合到兩條線上,而接收端關心的只是兩信號的差值,所以外界的共模噪聲可以完全被抵消。

2.能有效抑制 EMI,同樣的道理,由于兩根信號的極性相反,他們對外輻射的電磁場可以相互抵消,耦合的越緊密,泄放到外界的電磁能量越少。

3.時序定位精確,由于差分信號的開關變化是位于兩個信號的交點,而不像普通單端信號依靠高低兩個閾值電壓判斷,因而受工藝,溫度的影響小,能降低時序上的誤差,同時也更適合于低幅度信號的電路。目前流行的 LVDS(low voltage differenTIal signaling)就是指這種小振幅差分信號技術。

對于PCB工程師來說,最關注的還是如何確保在實際走線中能完全發揮差分走線的這些優勢。也許只要是接觸過Layout的人都會了解差分走線的一般要求,那就是“等長、等距”。等長是為了保證兩個差分信號時刻保持相反極性,減少共模分量;等距則主要是為了保證兩者差分阻抗一致,減少反射。“盡量靠近原則”有時候也是差分走線的要求之一。但這些規則都不是用來生搬硬套,所以不少工程師似乎還不了解高速差分信號傳輸的本質。

下面重點討論一下PCB差分信號設計中幾個常見的誤區。

誤區一:認為差分信號不需要地平面作為回流路徑,或者認為差分走線彼此為對方提供回流途徑。造成這種誤區的原因是被表面現象迷惑,或者對高速信號傳輸的機理認識還不夠深入。差分電路對于類似地彈以及其它可能存在于電源和地平面上的噪音信號是不敏感的。地平面的部分回流抵消并不代表差分電路就不以參考平面作為信號返回路徑,其實在信號回流分析上,差分走線和普通的單端走線的機理是一致的,即高頻信號總是沿著電感最小的回路進行回流。最大的區別在于差分線除了有對地的耦合之外,還存在相互之間的耦合,哪一種耦合強,哪一種就成為主要的回流通路。

在PCB電路設計中,一般差分走線之間的耦合較小,往往只占10~20%的耦合度,更多的還是對地的耦合,所以差分走線的主要回流路徑還是存在于地平面。當地平面發生不連續的時候,無參考平面的區域,差分走線之間的耦合才會提供主要的回流通路,盡管參考平面的不連續對差分走線的影響沒有對普通的單端走線來的嚴重,但還是會降低差分信號的質量,增加 EMI,因此要盡量避免。也有些設計人員認為,可以去掉差分走線下方的參考平面,以抑制差分傳輸中的部分共模信號,但從理論上看這種做法是不可取的,阻抗如何控制?不給共模信號提供地阻抗回路,勢必會造成EMI輻射,這種做法弊大于利。

誤區二: 認為保持等間距比匹配線長更重要。在實際的 PCB 布線中,往往不能同時滿足差分設計的要求。由于管腳分布,過孔,以及走線空間等因素存在,必須通過適當的繞線才能達到線長匹配的目的,但帶來的結果必然是差分對的部分區域無法平行。PCB差分走線的設計中最重要的規則就是匹配線長,其它的規則都可以根據設計要求和實際應用進行靈活處理。

誤區三:認為差分走線一定要靠的很近。實際上,讓差分走線靠近無非是為了增強他們的耦合,既可以提高對噪聲的免疫力,還能充分利用磁場的相反極性來抵消對外界的電磁干擾。雖說這種做法在大多數情況下是非常有利的,但不是絕對的,如果能保證讓它們得到充分的屏蔽,不受外界干擾,那么我們也就不需要再通過彼此的強耦合達到抗干擾和抑制 EMI 的目的了。

那么如何才能保證差分走線具有良好的隔離和屏蔽呢?

增大與其它信號走線的間距是最基本的途徑之一,電磁場能量是隨著距離呈平方關系遞減的,一般線間距超過4倍線寬時,它們之間的干擾就極其微弱了,基本可以忽略。此外,通過地平面的隔離也可以起到很好的屏蔽作用,這種結構在高頻的(10G以上)IC封裝PCB設計中經常會被采用,它被稱為 CPW 結構,可以保證嚴格的差分阻抗控制(2Z0)。

差分走線也可以走在不同的信號層中,但一般不建議這種走法,因為不同的層產生的諸如阻抗、過孔的差別會破壞差模傳輸的效果,引入共模噪聲。

此外,如果相鄰兩層耦合不夠緊密的話,會降低差分走線抵抗噪聲的能力,但如果能保持和周圍走線適當的間距,串擾就不是問題。在一般頻率(GHz 以下),EMI也不會是很嚴重的問題。實驗表明,相距500Mils的差分走線,在3米之外的輻射能量衰減已經達到 60dB時,足以滿足FCC的電磁輻射標準,所以設計者根本不用過分擔心差分線耦合不夠而造成電磁不兼容問題。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4326

    文章

    23160

    瀏覽量

    399950
  • 差分信號
    +關注

    關注

    3

    文章

    378

    瀏覽量

    27772

原文標題:詳解差分信號及PCB差分信號設計中幾個常見的誤區

文章出處:【微信號:pcbworld,微信公眾號:PCBworld】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    詳解常見分信號PCB布局的三大誤區

    認為分信號不需要地平面作為回流路徑,或者認為分走線彼此為對方提供回流途徑。造成這種誤區的原因是被表面現象迷惑,或者對高速信號傳輸的機理認
    發表于 12-05 10:36 ?1934次閱讀
    <b class='flag-5'>詳解</b><b class='flag-5'>常見</b><b class='flag-5'>差</b><b class='flag-5'>分信號</b><b class='flag-5'>PCB</b>布局的三大<b class='flag-5'>誤區</b>

    分信號PCB布線要求與常見誤區

    在高速 PCB 設計中,分信號(DIFferential Signal)的應用越來越廣泛,電路中最關鍵的信號往往都要采用分結構設計。
    發表于 06-22 11:58 ?2473次閱讀

    分信號PCB布局布線時的幾個常見誤區

    誤區一:認為分信號不需要地平面作為回流路徑,或者認為分走線彼此為對方提供回流途徑。造成這種誤區的原因是被表面現象迷惑,或者對高速
    發表于 09-22 09:06

    分信號的三大常見誤區

    誤區一: 認為分信號不需要地平面作為回流路徑,或者認為分走線彼此為對方提供回流途徑。造成這種誤區的原因是被表面現象迷惑,或者對高速
    發表于 09-29 11:27

    詳解分信號PCB分信號設計中幾個常見誤區

    。但這些規則都不是用來生搬硬套,所以不少工程師似乎還不了解高速分信號傳輸的本質。下面重點討論一下PCB分信號設計中幾個
    發表于 07-20 16:48

    常見分信號PCB布局的三大誤區

    誤區一  認為分信號不需要地平面作為回流路徑,或者認為分走線彼此為對方提供回流途徑。造成這種誤區的原因是被表面現象迷惑,或者對高速
    發表于 09-18 15:55

    分信號PCB布局布線誤區

    誤區一:認為分信號不需要地平面作為回流路徑,或者認為分走線彼此為對方提供回流途徑。造成這種誤區的原因是被表面現象迷惑,或者對高速
    發表于 11-16 17:03 ?0次下載

    分信號PCB布局布線時的幾個常見誤區

    分信號PCB布局布線時的幾個常見誤區,很實用。
    發表于 10-29 11:39 ?0次下載

    PCB分信號設計中存在什么誤區

    在高速PCB設計中,分信號(DIFferential Signal)的應用越來越廣泛,電路中最關鍵的信號往往都要采用分結構設計。
    的頭像 發表于 04-20 17:55 ?1513次閱讀

    PCB分信號設計有什么常見誤區

    在高速PCB設計中,分信號(DIFferential Signal)的應用越來越廣泛,電路中最關鍵的信號往往都要采用分結構設計。
    的頭像 發表于 01-10 17:55 ?1977次閱讀

    PCB分信號設計中有什么常見誤區

    分信號(DifferenTIal Signal)在高速電路設計中的應用越來越廣泛,電路中最關鍵的信號往往都要采用分結構設計
    的頭像 發表于 01-03 17:32 ?2018次閱讀

    PCB分信號設計有哪些常見誤區

    分信號(DifferenTIal Signal)在高速電路設計中的應用越來越廣泛,電路中最關鍵的信號往往都要采用分結構設計。
    發表于 08-26 16:23 ?808次閱讀

    PCB分信號設計中常見誤區

    來源:羅姆半導體社區? 在高速PCB設計中,分信號(DIFferential Signal)的應用越來越廣泛,電路中最關鍵的信號往往都要采用
    的頭像 發表于 02-02 14:33 ?777次閱讀

    分信號PCB布線要求及常見誤區

    在高速 PCB 設計中,分信號(DIFferential Signal)的應用越來越廣泛,電路中最關鍵的信號往往都要采用分結構設計。
    發表于 06-08 14:24 ?1603次閱讀

    認識分信號常見誤區

    分信號因其優異的抗干擾性能和良好的信號完整性而被廣泛應用。然而,圍繞分信號的認識卻存在一些常見
    的頭像 發表于 10-04 14:48 ?390次閱讀
    上海百家乐赌博| 百家乐官网赌术揭秘| 百家乐赌博程序| 东城区| 百家乐投注注技巧| 百家乐官网赢钱皇冠| 百家乐官网西园出售| 大发888真钱娱乐城下载| 网上百家乐官网是假还是真的| 百家乐怎样下注| 百家乐官网欧洲赔率| 欧华娱乐| 玩百家乐的高手| 百家乐官网赢的秘籍在哪| 威尼斯人娱乐城玩百家乐| 现场百家乐百家乐| 至尊百家乐官网下载| 大发888娱乐官网地址| 澳门百家乐破解| 至尊百家乐官网网| 太阳城娱乐城88| 投真钱百家乐必输吗| 代理百家乐官网试玩| 百家乐麻将筹码币镭射贴膜| 百家乐5式直缆打法| 深圳百家乐官网的玩法技巧和规则 | 吉水县| 太阳城金旭园| 百家乐實戰後二穩賺| 澳门百家乐官网网络游戏信誉怎么样| 8大胜娱乐| 连环百家乐的玩法技巧和规则| 百家乐官网庄闲对冲| 百家乐官网de概率| 香港六合彩图| 万人迷百家乐官网的玩法技巧和规则 | 百家乐官网有没有稳赢| 大发888在线娱乐城21点| 七胜百家乐娱乐场| 百家乐游戏程序下载| 澳门百家乐门路|