衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

DDS技術的介紹及DDS信號源在掃頻測試技術中的應用

電子設計 ? 作者:電子設計 ? 2018-11-08 08:30 ? 次閱讀

電子設計中經常碰到的問題是對待測電路(DUT)傳輸特性的測試,這里所說的傳輸特性包括增益和衰減、幅頻特性、相位特性和時延特性等,而最常見的就是DUT 的幅頻特性。

最初,對于 DUT 的幅頻特性的測試是在固定頻率點上逐點進行。這種測試方法繁瑣、費時,且不直觀,有時還會得出片面的結果。例如,測量點之間的諧振現(xiàn)象和網絡特性的突變點常常被漏掉。

DDS(Direct Digital Synthesis)技術是1971 年3 月由美國學者J.Tierncy, C.M.Rader 和B.Gold提出,這是一種從相位概念出發(fā)直接合成所需要波形的全數(shù)字頻率合成技術,原理框圖如下:

DDS 技術的出現(xiàn)使得我們對于幅頻特性的測試變得異常簡單。我們只需要按照某種規(guī)律不斷的配置“頻率碼K”,就能夠得到一個頻率隨時間按照此規(guī)律在一定頻率范圍內掃動的信號,如此即可對DUT 進行快速、定性或定量的動態(tài)測試。因此,對DUT 的調整、校準及故障排除提供了極大的便利。

北京普源精電(RIGOL)最新推出的DG5000 系列函數(shù)/任意波形發(fā)生器采用了DDS 直接數(shù)字合成技術,可生成穩(wěn)定、精確、純凈和低失真的輸出信號。本文僅以DG5000 為例來詳細說明DDS信號源在掃頻測試中的具體應用。

1. DG5000 提供1uHz~250MHz 的掃頻范圍;

2. 掃頻類型支持“線性掃頻”、“對數(shù)掃頻”和“步進掃頻”;

3. 掃頻時間 1ms~300s,同時支持“返回時間”、“起始保持”和“終止保持”的設置;

4. 觸發(fā)方式包括“自動觸發(fā)”、“外部觸發(fā)”和“手動觸發(fā)”;

5. 支持“標記頻率”的設置,可以輕易表示出掃頻信號任意點的頻率值。

模擬濾波器頻響測試

在近代通信設備和各類控制系統(tǒng)中,濾波器的應用極為廣泛,濾波器的優(yōu)劣直接決定產品的優(yōu)劣,所以,對濾波器的研究和生產歷來為各國所重視。

濾波器的分類有很多種,按頻率通帶可分為低通、高通、帶通和帶阻等等,濾波器產品和實現(xiàn)方案也是多種多樣的,如下圖所示:

了解各濾波器的頻響曲線,對于電子設計者來說是至關重要的,這往往直接影響最終產品的性能。

下面以 5 階低通濾波器為DUT 來介紹DG5000 的掃頻功能在濾波器頻響測試中的應用,具體測試平臺如下:

DG5000 提供“線性掃頻”和“對數(shù)掃頻”兩種掃頻方式,“線性掃頻”是指輸出頻率以恒定的“每秒若干赫茲”的方式改變,“對數(shù)掃頻”是指輸出頻率以恒定的“每秒倍頻程”的方式改變。

DDS技術的介紹及DDS信號源在掃頻測試技術中的應用

“對數(shù)掃頻”適合寬頻帶的粗略掃描,“線性掃頻”適合窄頻帶的精確掃頻,如果用“線性掃頻”對寬頻帶進行掃描,必然會造成低頻段分辨率的丟失,從而無法得到正確的頻響。因此,對于寬頻帶的掃描,首先用“對數(shù)掃頻”來縮小目標頻帶的范圍,然后用“線性掃頻”來確定精確的頻響特性。具體測試結果如下:

通過示波器顯示的掃頻信號包絡即為該濾波器的頻響曲線。此外,“標記頻率”可以快速準確的標出掃頻周期中任意點的頻率值。所以,通過手動調整“標記頻率”,使得Mark 信號的下降沿至頻響曲線的-3dB 處,那么此時的標記頻率值即為該濾波器的截止頻率?!皹擞涱l率”的測量方法在測量DUT 的諧振點時同樣適用。通過示波器顯示的掃頻信號包絡即為該濾波器的頻響曲線。此外,“標記頻率”可以快速準確的標出掃頻周期中任意點的頻率值。所以,通過手動調整“標記頻率”,使得Mark 信號的下降沿至頻響曲線的-3dB 處,那么此時的標記頻率值即為該濾波器的截止頻率?!皹擞涱l率”的測量方法在測量DUT 的諧振點時同樣適用。

高分辨率數(shù)字濾波器的頻響測試

數(shù)字濾波器頻率響應的研究是一個非常復雜的課題。很多文章都只在研究穩(wěn)態(tài)下的濾波器頻響,而事實上,雷達和其它突發(fā)方式的信號都是具有瞬時特性的。一般而言,頻率分辨特性越好的濾波器,穩(wěn)定下來所需要的時間也越長,這是因為頻響曲線越是陡峭的濾波器,其需要的抽頭就越多、沖激響應時間就越長。例如頻譜儀的分析濾波器,在穩(wěn)態(tài)條件下有著很好的相鄰信道抑制能力,而瞬態(tài)響應卻非常糟糕,這也符合了濾波器沖激響應理論。

DDS技術的介紹及DDS信號源在掃頻測試技術中的應用

DG5000 的“步進掃頻”正是針對瞬態(tài)響應較差的數(shù)字濾波器測試所設計的?!安竭M掃頻”能夠將掃頻頻帶分成若干個頻點,掃頻信號會在每個頻點上停留等長的時間。停留時間等于掃頻時間除以分段數(shù),用戶可以根據(jù)濾波器的特性設定掃頻時間和分段數(shù)。

DDS技術的介紹及DDS信號源在掃頻測試技術中的應用

如上圖所示,“步進掃頻”時的趨勢圖如同階梯一樣,每個階梯的高度和長度皆可用戶設置,所以,根據(jù)濾波器的特性,只要使得每個步進的停留時間能夠大于濾波器由瞬態(tài)進入穩(wěn)態(tài)的時間,就可準確測試出濾波器的頻響特性。此外,通過調整每個步進的停留時間,也可以測定濾波器達到穩(wěn)態(tài)所需要的時間。

結語

DDS 信號源應用于掃頻測試技術中,這相對于傳統(tǒng)的磁調制掃頻振蕩器、變容二極管掃頻等技術有著得天獨厚的優(yōu)勢,相信DDS 信號源會更廣泛的應用于掃頻測試技術,同時也為工程師們帶來更大的便利。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 二極管
    +關注

    關注

    147

    文章

    9706

    瀏覽量

    167586
  • 振蕩器
    +關注

    關注

    28

    文章

    3847

    瀏覽量

    139368
  • DDS
    DDS
    +關注

    關注

    21

    文章

    636

    瀏覽量

    152943
收藏 人收藏

    評論

    相關推薦

    基于FPGA和DDS信號源設計

    基于FPGA和DDS信號源設計  1 引言   直接數(shù)字頻率合成DDS(Direct Digital Synthesizer)是基于奈奎斯特抽樣定理理論和現(xiàn)代器件生產技術發(fā)展的
    發(fā)表于 02-21 09:15 ?1935次閱讀
    基于FPGA和<b class='flag-5'>DDS</b>的<b class='flag-5'>信號源</b>設計

    基于DDS信號源測試應用

    DG5000 為例來詳細說明DDS信號源測試
    發(fā)表于 06-06 07:39

    基于FPGA和DDS技術信號源設計

    仿真及功能驗證。DDS電路、信號的控制及顯示電路均集成FPGA實現(xiàn)了片內集成,不僅減小了電路尺寸,而且還增強了抗干擾性,使可靠性得到
    發(fā)表于 07-04 07:42

    DDS工作原理是?用DDS芯片AD9858寬帶雷達信號源要設計最佳?

    的應用為很多的問題的解決提供了一種新的途徑。AD9858是ADI公司推出的一款高性能,工作頻率高達1 GHz,雜散性能指標更高于以前的產品,可方便快速地產生線性調頻、單脈沖及編碼調制信號。本文是
    發(fā)表于 04-06 08:57

    DDS信號源如何應用于測試技術

    DDS技術的工作原理是什么?DDS信號源如何應用于測試
    發(fā)表于 04-15 06:53

    DDS信號源測試的具體應用是什么

    本文僅以DG5000為例來詳細說明DDS信號源測試
    發(fā)表于 05-13 06:25

    基于FPGA的DDS信號源設計與實現(xiàn)

    基于FPGA的DDS信號源設計與實現(xiàn) 利用DDS和 FPGA 技術設計一種信號發(fā)生器.介紹了該
    發(fā)表于 02-11 08:48 ?225次下載

    基于DDS的雷達校準信號源設計

    為了校準相控陣雷達的接收信道,設計出一種基于DDS的弱信號源。采用單片機和FPGA控制DDS芯片AD9852產生脈沖線性調頻與單連續(xù)波信號
    發(fā)表于 05-03 18:14 ?81次下載
    基于<b class='flag-5'>DDS</b>的雷達校準<b class='flag-5'>信號源</b>設計

    DDS器件AD9851信號源的應用

    介紹美國AD (模擬器件) 公司采用先進的DDS 直接數(shù)字合成技術生產的高集成度產品AD9851 芯片。連同他直接數(shù)字式頻率合成信號源
    發(fā)表于 05-13 15:45 ?0次下載
    <b class='flag-5'>DDS</b>器件AD9851<b class='flag-5'>在</b><b class='flag-5'>信號源</b><b class='flag-5'>中</b>的應用

    FPGA和DDS信號源的應用

    DDS同DSP(數(shù)字信號處理)一樣,是一項關鍵的數(shù)字化技術。DDS是直接數(shù)字式頻率合成器(DirectDigitalSynthesizer)的英文縮寫。##
    發(fā)表于 06-02 09:23 ?4320次閱讀
    FPGA和<b class='flag-5'>DDS</b><b class='flag-5'>在</b><b class='flag-5'>信號源</b><b class='flag-5'>中</b>的應用

    基于DDS技術的多路同步信號源的設計

      多路同步數(shù)字調相信號源一般采用單片機和多片專用DDS芯片配合實現(xiàn)。該技術同步實現(xiàn)復雜,成本高。給出了一種基于FPGA的多路同步信號源的設計方法,通過VHDL語言硬件編程實現(xiàn)了基于單
    發(fā)表于 05-27 13:47 ?8408次閱讀
    基于<b class='flag-5'>DDS</b><b class='flag-5'>技術</b>的多路同步<b class='flag-5'>信號源</b>的設計

    DDS器件AD9851信號源的應用

    DDS器件AD9851信號源的應用。
    發(fā)表于 12-17 21:16 ?18次下載

    基于DDS的高性能信號源的設計

    基于DDS的高性能信號源的設計,又需要的下來看看
    發(fā)表于 12-17 21:16 ?20次下載

    基于DDS信號源設計論文資料

    基于DDS信號源設計論文資料
    發(fā)表于 07-19 09:16 ?25次下載

    FPGA和DDS信號源的應用

    的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉換時間等優(yōu)點,廣泛使用在電信與 電子 儀器領域,是實現(xiàn)設備全數(shù)字化的一個關鍵技術。各行各業(yè)的測試應用
    的頭像 發(fā)表于 07-24 17:30 ?1069次閱讀
    FPGA和<b class='flag-5'>DDS</b><b class='flag-5'>在</b><b class='flag-5'>信號源</b><b class='flag-5'>中</b>的應用
    百家乐官网玩法介| 大发888娱乐游戏博彩| 百家乐官网有赢钱公式吗| 大赢家百家乐66| bet365主页| 中华百家乐官网的玩法技巧和规则 | 百家乐官网游戏程序下载| 香港百家乐六合彩| 万博娱乐城| 百家乐下载免费软件| 新丰县| 豪华百家乐人桌| 永利博百家乐官网现金网| 百家乐官网网站| 百家乐官网庄闲最佳打法| 百家乐玩揽法的论坛| 高手百家乐官网赢钱法| 乐天堂百家乐娱乐平台| 玩百家乐官网输澳门百家乐官网现场 | 百家乐官网试玩平台| 网页百家乐官网| 百家乐官网游戏网站| 大发8888娱乐城| 贵族百家乐官网的玩法技巧和规则 | 百家乐免佣台| 澳门百家乐官网现场游戏| 大发888亚洲| 夜总会百家乐官网的玩法技巧和规则| 宝博娱乐城开户| 博彩乐百家乐平台| 百家乐官网优惠现金| 澳门百家乐赌场文| 全迅网百家乐官网的玩法技巧和规则 | 老人头百家乐官网的玩法技巧和规则 | 大发888 大发888娱乐城 | 大发888真人赌博| 百家乐娱乐城新澳博| 门赌场百家乐官网的规则| 大发888游戏充值| 皇室百家乐娱乐城| 保单机百家乐官网破解方法|