AD9644是一款低功耗、高速14位ADC,集成JESD204A數(shù)據(jù)轉(zhuǎn)換器串行接口,使設(shè)計(jì)人員可以擴(kuò)展傳輸長(zhǎng)度,同時(shí)還能改進(jìn)信號(hào)完整性,簡(jiǎn)化印刷電路板布局。
聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
轉(zhuǎn)換器
+關(guān)注
關(guān)注
27文章
8745瀏覽量
148059 -
adc
+關(guān)注
關(guān)注
99文章
6534瀏覽量
545770 -
低功耗
+關(guān)注
關(guān)注
10文章
2418瀏覽量
103897
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
JESD204B使用說(shuō)明
能力更強(qiáng),布線數(shù)量更少。 本篇的內(nèi)容基于jesd204b接口的ADC和FPGA的硬件板卡,通過(guò)調(diào)用jesd204b ip核來(lái)一步步在FPGA內(nèi)部實(shí)現(xiàn)高速ADC數(shù)據(jù)采集,
![<b class='flag-5'>JESD204</b>B使用說(shuō)明](https://file1.elecfans.com/web3/M00/02/D7/wKgZPGdiQ0mAchJNAABj_ya2LSw859.png)
調(diào)試ADS52J90板卡JESD204B接口遇到的問(wèn)題求解
我在調(diào)試TI ADS52J90板卡JESD204B接口遇到的問(wèn)題:
1、目前在應(yīng)用手冊(cè)中能看到LVDS的詳細(xì)說(shuō)明,但是缺少關(guān)于JESD204B的相關(guān)資料,能否提供相關(guān)
發(fā)表于 11-28 06:13
ADS54J69每個(gè)轉(zhuǎn)換器后跟隨兩個(gè)半帶的FIR濾波器,那輸出的是IQ數(shù)據(jù)嗎?
1、ADS54J69的內(nèi)部?jī)蓚€(gè)轉(zhuǎn)換器A和B輸出的采樣的數(shù)據(jù)是通過(guò)一個(gè)Jesd204b鏈路(8個(gè)lane)還是通過(guò)兩個(gè)獨(dú)立的jesd204b
發(fā)表于 11-22 15:42
ADS54J60與JESD204B建立鏈路成功,但有效數(shù)據(jù)全為0,為什么?
在配置ADS54J60采集數(shù)據(jù)并與JESD204B建立8224鏈路的過(guò)程中,嚴(yán)格按照ADC硬件復(fù)位、SPI寫(xiě)入、JESD204B核心復(fù)位的順序進(jìn)行,通過(guò)ILA(在線邏輯分析儀)抓取的
發(fā)表于 11-19 06:00
使用JESD204B接口,線速率怎么計(jì)算?
使用JESD204B接口,線速率怎么計(jì)算?在文檔表9-2中線速率等于 fLINERATE=fs*R,如果我選擇雙通道設(shè)備,采樣時(shí)鐘fs為500MHz,在表8-17,中選擇模式0,N&
發(fā)表于 11-18 07:10
使用JESD204B如何對(duì)數(shù)據(jù)進(jìn)行組幀?
在使用JESD204B協(xié)議時(shí),當(dāng)L=8時(shí),如果時(shí)雙通道數(shù)據(jù),如何對(duì)數(shù)據(jù)進(jìn)行組幀?是直接使用前8通道嗎
發(fā)表于 11-14 07:51
ADC16DX370 JESD204B串行鏈路的均衡優(yōu)化
電子發(fā)燒友網(wǎng)站提供《ADC16DX370 JESD204B串行鏈路的均衡優(yōu)化.pdf》資料免費(fèi)下載
發(fā)表于 10-09 08:31
?1次下載
![ADC16DX370 <b class='flag-5'>JESD204</b>B<b class='flag-5'>串行</b>鏈路的均衡優(yōu)化](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
從JESD204B升級(jí)到JESD204C時(shí)的系統(tǒng)設(shè)計(jì)注意事項(xiàng)
電子發(fā)燒友網(wǎng)站提供《從JESD204B升級(jí)到JESD204C時(shí)的系統(tǒng)設(shè)計(jì)注意事項(xiàng).pdf》資料免費(fèi)下載
發(fā)表于 09-21 10:19
?3次下載
![從<b class='flag-5'>JESD204</b>B升級(jí)到<b class='flag-5'>JESD204</b>C時(shí)的系統(tǒng)設(shè)計(jì)注意事項(xiàng)](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
ADC34J2x具有JESD204B接口的四通道12位50MSPS至160MSPS模數(shù)轉(zhuǎn)換器數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《ADC34J2x具有JESD204B接口的四通道12位50MSPS至160MSPS模數(shù)轉(zhuǎn)換器數(shù)據(jù)表.pdf》資料免費(fèi)下載
發(fā)表于 07-31 09:56
?0次下載
![ADC34J2x具有<b class='flag-5'>JESD204</b>B<b class='flag-5'>接口</b>的四通道12位50MSPS至160MSPS模數(shù)<b class='flag-5'>轉(zhuǎn)換器</b><b class='flag-5'>數(shù)據(jù)</b>表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
ADC34J4x具有JESD204B接口的四通道14位 50MSPS至160MSPS模數(shù)轉(zhuǎn)換器數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《ADC34J4x具有JESD204B接口的四通道14位 50MSPS至160MSPS模數(shù)轉(zhuǎn)換器數(shù)據(jù)表.pdf》資料免費(fèi)下載
發(fā)表于 07-18 10:52
?0次下載
![ADC34J4x具有<b class='flag-5'>JESD204</b>B<b class='flag-5'>接口</b>的四通道14位 50MSPS至160MSPS模數(shù)<b class='flag-5'>轉(zhuǎn)換器</b><b class='flag-5'>數(shù)據(jù)</b>表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
ADC12QJ1600-SP具有JESD204C接口的四通道1.6GSPS 12位模數(shù)轉(zhuǎn)換器(ADC)數(shù)據(jù)
電子發(fā)燒友網(wǎng)站提供《ADC12QJ1600-SP具有JESD204C接口的四通道1.6GSPS 12位模數(shù)轉(zhuǎn)換器(ADC)數(shù)據(jù).pdf》資料免費(fèi)下載
發(fā)表于 07-12 09:16
?0次下載
![ADC12QJ1600-SP具有<b class='flag-5'>JESD204</b>C<b class='flag-5'>接口</b>的四通道1.6GSPS 12位模數(shù)<b class='flag-5'>轉(zhuǎn)換器</b>(ADC)<b class='flag-5'>數(shù)據(jù)</b>](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
ADC12QJ1600-EP具有JESD204C接口的四通道1.6GSPS 12位模數(shù)轉(zhuǎn)換器(ADC)數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《ADC12QJ1600-EP具有JESD204C接口的四通道1.6GSPS 12位模數(shù)轉(zhuǎn)換器(ADC)數(shù)據(jù)表.pdf》資料免費(fèi)下載
發(fā)表于 07-12 09:15
?0次下載
![ADC12QJ1600-EP具有<b class='flag-5'>JESD204</b>C<b class='flag-5'>接口</b>的四通道1.6GSPS 12位模數(shù)<b class='flag-5'>轉(zhuǎn)換器</b>(ADC)<b class='flag-5'>數(shù)據(jù)</b>表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
一種連接數(shù)據(jù)轉(zhuǎn)換器和邏輯器件的高速串行接口—JESD204介紹
JESD204是一種連接數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)和邏輯器件的高速串行接口,該標(biāo)準(zhǔn)的 B 修訂版支持高達(dá) 12.5 Gbps
抓住JESD204B接口功能的關(guān)鍵問(wèn)題
JESD204B是最近批準(zhǔn)的JEDEC標(biāo)準(zhǔn),用于轉(zhuǎn)換器與數(shù)字處理器件之間的串行數(shù)據(jù)接口。它是第三代標(biāo)準(zhǔn),解決了先前版本的一些缺陷。該接口的優(yōu)
![抓住<b class='flag-5'>JESD204</b>B<b class='flag-5'>接口</b>功能的關(guān)鍵問(wèn)題](https://file.elecfans.com/web2/M00/4C/78/poYBAGKyxUaAVCbBAAAfziEvOio242.jpg)
ESD204B接口建立同步鏈路的三個(gè)階段
JESD204B標(biāo)準(zhǔn)提供一種將一個(gè)或多個(gè)數(shù)據(jù)轉(zhuǎn)換器與數(shù)字信號(hào)處理器件接口的方法(通常是ADC或DAC與FPGA接口),相比于通常的并行
發(fā)表于 03-20 11:33
?1162次閱讀
![<b class='flag-5'>ESD204</b>B<b class='flag-5'>接口</b>建立同步鏈路的三個(gè)階段](https://file1.elecfans.com/web2/M00/C6/02/wKgaomX6WaGAd0AtAAANgDxk0X0811.jpg)
評(píng)論