衡阳派盒市场营销有限公司

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

靜態功耗的定義及FPGA設計中常用降低功耗的方法

牽手一起夢 ? 來源:郭婷 ? 2019-07-16 14:41 ? 次閱讀

功耗的三個主要來源是啟動、待機和動態功耗。器件上電時產生的相關電流即是啟動電流。

靜態功耗是指一個電路維持在一個或另一個邏輯狀態時所需的功率。可以通過觀察電路中每個電阻元件的電流I和壓降V來計算每個元件的功率VI,并求和得到總功率,這就是沒有負載的情況下的靜態功耗,也就是我們通常在數據手冊上看到的標稱值。

FPGA設計中常用的一些可以降低功耗的方法:

1.狀態機編碼:大量的邏輯資源是由實現的有限狀態機的類型來定義的。One-hlt狀態機編碼創建每個狀態的一個觸發器的狀態機,與Gray和二進制狀態機,較少利用one-hot狀態機可以獲得功效更好的設計。一些綜合器軟件能自動對狀態機進行編碼,但最有效的方法是直接在HDL代碼中定義狀態值。

2.保護賦值:賦值保護的關鍵在于:若最終的輸出不需要更新,則阻止輸入信號向下傳播到其它邏輯塊。對輸入信號的賦值保護可確保僅在適當時改變輸出值,從而將不必要的輸出開關減至最少。

在大型組合邏輯(例如寬總線復用器)的輸入端加鎖存器,這能抑制無效的開關活動,因為僅當輸出需要更新時輸入才被鎖好。類似地,可利用控制寄存器來打開或關閉低級別的模塊(如子模塊中的狀態機)。使大總線和子模塊保持在一個恒定狀態有助于減少不相關輸出開關的數量。

3.組合環:在不注意的時候,設計師偶爾可能在FPGA設計中創建了組合環。當一組相關的組合邏輯在特定的條件下不斷振蕩時,就會形成這些組合環。振蕩器將消耗FPGA中的許多電流。因此,最好是評估振蕩器,或確保在重新評估之前任何反饋邏輯都由一個寄存器來進行門控。

4.門控時鐘:對于暫時不使用的模塊,系統可以減慢或停止其時鐘。在任一給定時間,通過時鐘可以節省功耗。門控時鐘可以極大地節省功耗,因為有源時鐘緩沖器的數目減少,翻轉觸發器的次數將減少,因而那些觸發器的輸出端將減少可能反轉。門控時鐘要求仔細地規劃和分割算法,但節省的功耗相當可觀。

推薦閱讀:http://www.zgszdi.cn/article/83/116/2016/20160531420946.html

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21798

    瀏覽量

    606067
  • 寄存器
    +關注

    關注

    31

    文章

    5363

    瀏覽量

    121199
  • 功耗
    +關注

    關注

    1

    文章

    828

    瀏覽量

    32082
收藏 人收藏

    評論

    相關推薦

    FPGA低功耗設計

    FPGA功耗高度依賴于用戶的設計,沒有哪種單一的方法能夠實現這種功耗降低。目前許多終端市場對可編程邏輯器件設計的
    發表于 11-28 11:45 ?1203次閱讀

    降低電路漏電功耗低功耗設計方法

    概念: Power/Ground Gating是集成電路中通過關掉那些不使用的模塊的電源或者地來降低電路漏電功耗低功耗設計方法。該方法
    的頭像 發表于 09-16 16:04 ?1.2w次閱讀
    <b class='flag-5'>降低</b>電路漏電<b class='flag-5'>功耗</b>的<b class='flag-5'>低功耗</b>設計<b class='flag-5'>方法</b>

    FPGA低功耗設計小貼士

    FPGA功耗高度依賴于用戶的設計,沒有哪種單一的方法能夠實現這種功耗降低,如同其它多數事物一樣,降低
    發表于 02-09 14:58

    FPGA設計技巧,如何能有效降低靜態功耗

    。除此之外,設計中采用一些低功耗技巧,也可以降低靜態功耗。IGLOO具有功耗友好的器件架構,能提供靜態
    發表于 07-05 07:19

    FPGA設計怎么降低功耗

    目前許多終端市場對可編程邏輯器件設計的低功耗要求越來越苛刻。工程師們在設計如路由器、交換機、基站及存儲服務器等通信產品時,需要密度更大、性能更好的FPGA,但滿足功耗要求已成為非常緊迫的任務。而在
    發表于 07-15 08:16

    如何利用FPGA滿足電信應用中的降低功耗要求?

    引言針對中心機房功耗越來越大的問題,某些電信運營商制定了采購設備功耗每年降低20%的目標。半導體是功耗問題的關鍵所在,其解決方法是重新設計芯
    發表于 07-31 07:13

    如何降低FPGA設計的功耗

    FPGA功耗高度依賴于用戶的設計,沒有哪種單一的方法能夠實現這種功耗降低,如同其它多數事物一樣,降低
    發表于 08-15 08:28

    FPGA設計中常用低功耗技術是什么?

    結合采用低功耗元件和低功耗設計技術在目前比以往任何時候都更有價值。隨著元件集成更多功能,并越來越小型化,對低功耗的要求持續增長。當把可編程邏輯器件用于低功耗應用時,限制設計的
    發表于 08-27 07:28

    FPGA低功耗該怎么設計?

    FPGA功耗高度依賴于用戶的設計,沒有哪種單一的方法能夠實現這種功耗降低,在進行低功耗器件的
    發表于 08-29 07:52

    FPGA靜態功耗的分布及降低靜態功耗措施

    閾值電壓柵的晶體管,以此來降低芯片的靜態功耗。1引言FPGA因其可以降低成本和設計周期,已經被廣泛用于實現大規模的數字電路和系統。隨著數字電
    發表于 04-28 08:00

    實現降低FPGA設計的動態功耗的解決方案

    Actel公司的ILGOO系列器件是低功耗FPGA產品,是在便攜式產品設計中替代ASIC和CPLD的最佳方案。它在Flash*Freeze模式時的靜態功耗最低可達到2μW,電池壽命是采
    發表于 05-13 08:00

    請問如何利用FPGA設計技術降低功耗

    如何利用FPGA設計技術降低功耗
    發表于 04-13 06:16

    具有低功耗意識的FPGA設計方法

    具有低功耗意識的FPGA設計方法 ILGOO系列低功耗FPGA產品   Actel公司的ILGOO系列器件是
    發表于 11-26 09:41 ?885次閱讀
    具有<b class='flag-5'>低功耗</b>意識的<b class='flag-5'>FPGA</b>設計<b class='flag-5'>方法</b>

    什么是低功耗,對FPGA低功耗設計的介紹

    功耗高度依賴于用戶的設計,沒有哪種單一的方法能夠實現這種功耗降低。目前許多終端市場對可編程邏輯器件設計的低功耗要求越來越苛刻。在消費電子
    的頭像 發表于 10-28 15:02 ?3082次閱讀

    還在了解什么是低功耗?FPGA低功耗設計詳解

    功耗高度依賴于用戶的設計,沒有哪種單一的方法能夠實現這種功耗降低。目前許多終端市場對可編程邏輯器件設計的低功耗要求越來越苛刻。在消費電子
    的頭像 發表于 10-26 18:51 ?2955次閱讀
    澳门百家乐官网赌场文| 威尼斯人娱乐城代理开户| 礼泉县| 首席百家乐官网的玩法技巧和规则| 网络百家乐的破解| 535棋牌游戏| 下载百家乐官网的玩法技巧和规则 | 百家乐官网有无技巧| 威尼斯人娱乐网址| 现场百家乐官网牌路分析| 明珠百家乐的玩法技巧和规则| 冷水江市| 百家乐赌场规则| 百家乐官网实战玩法| 百家乐澳门色子| 百家乐官网技巧娱乐博彩| 百家乐平注赢钱法| 百家乐官网输了好多钱| 百家乐龙虎桌布| 百家乐官网视频麻将下载| 百家乐作弊| rmb百家乐官网的玩法技巧和规则 木星百家乐官网的玩法技巧和规则 | 大发扑克娱乐场| 真钱百家乐哪里最好| 百家乐官网稳赢玩法| 百家乐赌场游戏平台| 真人百家乐官网免费开户送钱| 百家乐的奥秘| 優博百家乐官网客服| 大发888娱乐场游戏| 正品百家乐官网玩法| 顺昌县| 百家乐唯一能长期赢钱的方法| 金沙百家乐官网现金网| 威尼斯人娱乐平台博彩投注平| 太阳城百家乐官网出千技术| 全讯网vc8888| 百家乐交流群号| 金臂百家乐官网注册送彩金| 大发888娱乐场zb8| 缅甸百家乐网络赌博解谜|