高速電路中扮演重要角色的電容
在畫PCB時候特別要注意,只有靠近某個元器件時候才能抑制,電壓或其他輸信號因過大而導致的地電位抬高和....
FPGA fabric的基本結構
SoC中的FPGA核,如Zynq MPSoC系列或Intel(原Altera)SoC,如Strati....
討論一下封裝的發展簡史
顯然,有很多不同的封裝技術,但我們要討論的是大致能代表每種類型的簡單技術,然后慢慢將其帶到現在。我也....
如何將易靈思FPGA干到750MHz(1080P顯示)
給出目前的框圖,如下所示,外部輸入25M,由Interface的PLL生成150/750MHz(離開....
比摩爾定律更好的方法來衡量技術進步
IRDS的路線圖顯示,即將推出的5納米芯片有著48納米的接觸柵距、36納米的金屬間距,且為單層,因此....
Virtex7上DDR3的測試例程
??這篇文章我們講一下Virtex7上DDR3的測試例程,Vivado也提供了一個DDR的examp....
大型芯片將打破深度學習的速度壁壘
Cerebras的客戶(該公司已經有一些客戶了,不過在去年夏天還在保密狀態)抱怨說,在當今的計算機上....
芯片短缺迫使工程師設計各種備用方案
在發達國家的所有消費品市場,全球芯片短缺對現有產品的影響是很明顯的:汽車經銷商場地有一半是空的,汽車....
無線通信系統中常用的HARQ機制
本文主要簡述一下在無線通信系統中常用的HARQ機制。注意,在不同的標準中,HARQ傳輸機制有所不同。
FPGA實現一個VGA/LCD顯示控制器的實例
VGA (Video Graphics Array) 即視頻圖形陣列,是IBM于1987年隨PS/2....
基于FPGA的UART控制器設計(附代碼)
同步串行通信是指SPI(Serial Peripheral interface)的縮寫,顧名思義就是....
ZYNQ7020的PS端的基本開發流程
這篇文章記錄ZYNQ7020的PS端的基本開發流程,關于PL端的開發流程,參考之前文章,這里放個超鏈....
基于FPGA的USB接口控制器設計
PDIUSBD12 的讀寫操作都各自有一個讀寫控制信號 WR_N 和 RD_N,每次讀寫操作都在對應....
ZYNQ 的啟動流程介紹
普通的 FPGA 一般是可以從 flash 啟動,或者被動加載,但是ZYNQ不行,ZYNQ必須PS端....
記錄一下ZYNQ7020芯片系列的基本概念
Zynq 就是兩大功能塊,PS 部分和 PL 部分, 說白了,就是 ARM 的 SOC 部分,和 F....
基于Xilinx Zynq UltraScale+ RFSoC ZCU216評估套件詳細內容介紹
Zynq UltraScale+ RFSoC 是業界首款單芯片自適應無線電平臺,在一款芯片內集成射頻....
Verilog/FPGA開源項目介紹
脈沖神經網絡( Spiking neural network-SNN ) 是更接近自然神經網絡的人工....
如何用MATLAB生成AWGN噪聲
MATLAB中的help文檔,是一個神奇的存在,檢索你想找的關鍵詞,會自動檢索出與關鍵詞相關的內容。....
AD9528芯片介紹及配置詳解
參考時鐘輸入選擇支持 引腳控制 和 軟件控制 兩種模式,一般情況下,默認使用軟件控制。通過寄存器0x....
使用Modelsim編譯激勵文件的詳細流程
對于激勵文件,我常用的是直接手寫,最初學這個的時候,好像是用的Quartus里的那個Modelsim....
卷積神經網絡介紹 基于LeNet5實現的手寫字符識別
前文中,我們介紹了一些傳統計算機視覺的算法,包括降噪濾波、二值化、縮放、銳化等,最終我們在FPGA上....
常用銳化算法及Sobel銳化的介紹
物體的邊緣是以圖像局部特性不連續性的形式出現的,即邊緣意味著一個區域的結束和另一個區域的開始。圖像邊....
如何尋找時序路徑的起點與終點
左邊的電路圖是需要分析的電路,我們的目的是要對此電路進行時序分析,那首先要找到該電路需要分析的時序路....
歐姆定律加基爾霍夫電流定律等于更好的人工智能
對大多數計算機來說,在外部存儲器和計算資源(如CPU和GPU)之間移動大量數據耗費的時間成本和能源成....
JESD204B標準的ADC與FPGA的接口
與現有接口格式和協議相比,JESD204B接口更復雜、更微妙,必須克服一些困難才能實現其優勢。像其他....