在目前的DVB-C廣播電視系統(tǒng)的傳輸接口中,有兩種MPEG-2視頻傳輸接口標(biāo)準(zhǔn):異步串行接口標(biāo)準(zhǔn) ASI和同步并行接口SPI。SPI一共有11位有用信號(hào),每位信號(hào)差分成兩個(gè)信號(hào)用來(lái)提高傳輸抗干擾性
2018-12-07 10:33:21
DVB-C視頻傳輸接口ASI的設(shè)計(jì)方法在目前的DVB-C廣播電視系統(tǒng)的傳輸接口中,有兩種MPEG-2視頻傳輸接口標(biāo)準(zhǔn):異步串行接口標(biāo)準(zhǔn) ASI和同步并行接口SPI。SPI一共有11位有用信號(hào),每位
2009-09-26 17:58:24
DVB-H標(biāo)準(zhǔn)綜述制訂DVB-H標(biāo)準(zhǔn)的主要目的是要通過手持接收機(jī)接收IP寬帶流媒體圖象數(shù)據(jù),例如:流媒體MPEG4,微軟的WM9等;甚至有些廠家在設(shè)想通過在目前第二代2G移動(dòng)通訊網(wǎng)上面加入DVB
2009-07-17 21:33:27
組成,如圖2所示。圖2 數(shù)字電視模塊功能方框圖移動(dòng)數(shù)字電視接收器的輸入是來(lái)自于天線的射頻廣播信號(hào),其輸出是MPEG-2傳輸碼流(TS)或IP數(shù)據(jù)包。它們?cè)佥斎氲綉?yīng)用處理器進(jìn)行視頻和音頻的解壓縮,并在
2013-03-26 21:38:27
,采用多協(xié)議封裝格式(MPE),它可以將IP內(nèi)容,時(shí)間切片信息和數(shù)據(jù)節(jié)(SECTION)內(nèi)的糾錯(cuò)碼,打入到傳輸流當(dāng)中,為了節(jié)省單頻網(wǎng)適配器,GPS時(shí)鐘信息也可以通過IP/DVB打包機(jī)插入到TS流中。通用
2009-07-17 21:34:33
、支持小范圍和大范圍的單頻網(wǎng)運(yùn)行(SFN),同一路數(shù)字電視節(jié)目,可以通過多個(gè)發(fā)射機(jī)的同一頻率同時(shí)發(fā)射,以提高接收效果。5、DVB-T系統(tǒng)支持6/7/8MHz的帶寬。DVB-T系統(tǒng)中可調(diào)節(jié)的參數(shù)1 內(nèi)糾錯(cuò)碼
2008-05-28 13:45:17
DVB-T的擴(kuò)展DVB-H介紹制訂DVB-H標(biāo)準(zhǔn)的主要目的是要通過手持接收機(jī)接收IP寬帶流媒體圖象數(shù)據(jù),例如:流媒體MPEG4,微軟的WM9等;甚至有些廠家在設(shè)想通過在目前第二代2G移動(dòng)通訊網(wǎng)
2009-07-17 21:42:28
DVB-T網(wǎng)絡(luò)的接收與覆蓋
2008-08-05 13:21:49
,其主要功能為:1, 加入時(shí)間切片TIME SLICING,達(dá)到剩電的目的。2、在IP/DVB的MPE封裝時(shí)加入RS糾錯(cuò)碼FEC,提高接收機(jī)的抗干擾能力。上面所提到的DVB-H的相關(guān)功能會(huì)影響到
2009-07-17 21:36:34
誰(shuí)有法國(guó)電信的加密碼流?需要DVB制式,最好是加密和不加密的節(jié)目在一起的。價(jià)格好說(shuō)。
2008-11-19 13:36:54
后的碼流叫做傳輸流(TS),傳輸流中包括多個(gè)節(jié)目源的不同信號(hào),為了區(qū)分這些信號(hào),在系統(tǒng)復(fù)用器上需要加入服務(wù)信息(SI),使接收端可以識(shí)別不同的節(jié)目。 3 DVB-S數(shù)字衛(wèi)星電視系統(tǒng)基本組成 發(fā)送端
2010-03-17 08:28:47
DVB條件接收前端系統(tǒng)同密實(shí)施執(zhí)行技術(shù)報(bào)告
2009-05-08 09:01:39
DVB條件接收同密前端系統(tǒng)結(jié)構(gòu)和同步技術(shù)規(guī)范
2009-05-08 09:02:09
DVB條件接收標(biāo)準(zhǔn)參考文件
2009-05-08 09:07:28
。 lMulticrypt。圍繞著公共接口規(guī)范解析,這個(gè)公共接口當(dāng)被安裝在機(jī)頂盒或者電視中的時(shí)候允許用戶手工地在CA系統(tǒng)間交換。因此,當(dāng)收看者面對(duì)的是沒有安裝在他的盒子里面的CA系統(tǒng)時(shí),他簡(jiǎn)單地交換卡片。 有關(guān)DVB標(biāo)準(zhǔn)
2009-07-31 14:48:07
本帖最后由 eehome 于 2013-1-5 09:59 編輯
IP核簡(jiǎn)介IP核是指:將一些在數(shù)字電路中常用但比較復(fù)雜的功能塊,如FIR濾波器、SDRAM控制器、PCI接口等等設(shè)計(jì)成可修改
2011-07-06 14:15:52
IP核簡(jiǎn)介IP核是指:將一些在數(shù)字電路中常用但比較復(fù)雜的功能塊,如FIR濾波器、SDRAM控制器、PCI接口等等設(shè)計(jì)成可修改參數(shù)的模塊,讓其它用戶可以直接調(diào)用這些模塊,以避免重復(fù)勞動(dòng)。隨著CPLD
2011-07-15 14:46:14
PCI型衛(wèi)星電視信號(hào)源DTA-107S2[/td]一、技術(shù)特點(diǎn)兼容DVB-S標(biāo)準(zhǔn)EN300 421,DVB-S2標(biāo)準(zhǔn)EN302 307以及ISDB-S內(nèi)置L波段捷變頻器,輸出頻率:950
2011-08-08 17:34:13
數(shù)據(jù)通道,雙向數(shù)據(jù)通路上各有6個(gè)FIFO進(jìn)行數(shù)據(jù)緩沖,可同時(shí)進(jìn)行高速的數(shù)據(jù)接收和發(fā)送。8個(gè)32位Maibox寄存器可為雙向數(shù)據(jù)通路提供消息傳送。 PCI9054還提供了一個(gè)串行EEPROM接口,容量2K
2018-12-05 10:12:42
PCI總線特點(diǎn)是什么?PCI接口開發(fā)現(xiàn)狀如何?如何去設(shè)計(jì)PCI接口?
2021-04-29 07:09:04
我想問一下,在quartus上直接調(diào)用IP核和在qsys中用IP核有什么區(qū)別?自個(gè)有點(diǎn)迷糊了
2017-08-07 10:09:03
我調(diào)用了一個(gè)ip核 在下載到芯片中 有一個(gè)time-limited的問題 在完成ip核破解之后 還是無(wú)法解決 但是我在Google上的找到一個(gè)解決方法就是把ip核生成的v文件加到主項(xiàng)目文件中就是上面
2016-05-17 10:28:47
有哪位大神用過pci ip核,為什么輸入lm_req32請(qǐng)求,pci側(cè)沒有reqn請(qǐng)求輸出呢?
2016-06-27 17:56:59
3.4 DVB 條件接收及接口表準(zhǔn) DVB數(shù)字廣播系統(tǒng)中有些業(yè)務(wù)傳送的是加擾
2008-05-30 17:37:37
用Quartus II 調(diào)用IP核時(shí),在哪可以查看IP核的例程
2014-07-27 20:28:04
了相應(yīng)的硬件和軟件設(shè)計(jì)。 關(guān)鍵詞: PCI總線 RTL8139芯片 DSP 嵌入式 基于DSP的嵌入式系統(tǒng)的以太網(wǎng)接口設(shè)計(jì)一直是熱門領(lǐng)域
2009-09-19 09:43:24
求大神,F(xiàn)PGA內(nèi)部的PCI的IP軟核實(shí)現(xiàn)PCI接口設(shè)計(jì)?
2013-05-02 16:12:21
Gowin PCI to CAN IP 用戶指南旨在幫助用戶快速掌握 Gowin PCI toCAN 的功能,了解 Gowin PCI to CAN IP 的產(chǎn)品特性、特點(diǎn)及使用方法。
2022-10-10 06:25:17
Gowin PCI to Ethernet IP 主要內(nèi)容包括特征簡(jiǎn)介、功能描述、接口列表以及參數(shù)配置,旨在幫助用戶快速了解 Gowin PCI to Ethernet IP 的產(chǎn)品特性及使用方法。
2022-10-10 10:28:35
,國(guó)際上只有I-Shou大學(xué)的Yu-Jung Huang等人設(shè)計(jì)了可驅(qū)動(dòng)不同規(guī)模LCD的驅(qū)動(dòng)電路IP核,通過在系統(tǒng)中植入嵌入式微處理器來(lái)實(shí)現(xiàn)這一功能。但是,這種嵌入式微處理器使系統(tǒng)更復(fù)雜,而且成本更高
2012-08-12 12:28:42
論壇里面的大神們,有沒有已經(jīng)完成LDPC碼編譯碼算法的FPGA實(shí)現(xiàn),本人目前在做這方面的項(xiàng)目,時(shí)間比較緊,緊急求購(gòu)IP核。。
2012-04-16 23:43:28
TLP格式,并傳送給發(fā)送引擎;接收引擎用于從PCIE IP核接收不同類型的TLP數(shù)據(jù),接收DMA控制模塊用于實(shí)現(xiàn)存儲(chǔ)器讀請(qǐng)求包的發(fā)送流量控制及接收數(shù)據(jù)位寬的轉(zhuǎn)換;DMA狀態(tài)控制寄存器模塊主要用來(lái)解析來(lái)自
2019-12-26 10:46:09
的fifo接口),用戶只要操作fifo接口,無(wú)需關(guān)心PCIE的內(nèi)部驅(qū)動(dòng)。為了便于讀者更加明白,可以深入了解PCIE,我們將會(huì)制作一個(gè)PCIE的連載系列。今天,首先說(shuō)一下自定義AXI4的IP核,至于AXI4
2019-12-13 17:10:42
了該方案的軟件和硬件的設(shè)計(jì)要點(diǎn),最后給出了對(duì)模擬數(shù)據(jù)和實(shí)際視頻壓縮碼流的傳送實(shí)驗(yàn)結(jié)果。關(guān)鍵詞:PCI總線 TM1300 以太網(wǎng)通信接口 pSOS+內(nèi)核 pNA+ 1 概述TM1300是Philips
2019-06-20 05:00:02
USB_OTG_IP核中AMBA接口的設(shè)計(jì)與FPGA實(shí)現(xiàn)
2012-08-06 11:40:55
因?qū)嶋H需求,本人想使用JESD204b的ip核接收ADC發(fā)送過來(lái)的數(shù)據(jù),ADC發(fā)送的數(shù)據(jù)鏈路速率是15gbps, 廠家說(shuō)屬于204b標(biāo)準(zhǔn)。我看到j(luò)esd204b的ip核標(biāo)準(zhǔn)最大是12.5gbps,但是支持的支持高達(dá)16.375 Gb/s的非標(biāo)準(zhǔn)線速率。請(qǐng)問我可以使用這個(gè)IP核接收ADC的數(shù)據(jù)嗎?
2020-08-12 09:36:39
摘要:本文介紹了一種基于Altera公司的PCI接口IP核的DVB碼流接收系統(tǒng)的硬件設(shè)計(jì)方案及設(shè)計(jì)要點(diǎn)的分析。該設(shè)計(jì)采用Altera公司的新一代FPGA芯片EP1C12和PCI IP核以及高速串行
2012-11-28 15:38:05
什么是雙碼流?雙碼流的性能有什么優(yōu)點(diǎn)?
2021-05-28 06:10:07
ddr2_controller模塊例化的接口。這里可以分為三大類,第一類為系統(tǒng)類接口,主要是一些系統(tǒng)或PLL的復(fù)位、時(shí)鐘等接口;第二類為帶“l(fā)ocal_*”的接口,是DDR2 IP核與用戶邏輯間的接口;第三類為帶
2016-10-27 16:36:58
嗨,我想在EDK中使用ISE中提供的PCI Express IP核,這意味著我應(yīng)該將所有ISE IP核的verilog模塊導(dǎo)入EDK。這是可能的,如果可能的話請(qǐng)發(fā)送相關(guān)文件。謝謝&問候,Madhu.B
2020-03-24 08:14:50
新人想選用PCI的接口芯片,查了一下,有好多種:PCI2040、PCI9052、PCI9054、PCI9080、S5933、還有中國(guó)的CH365這么多的接口芯片他們的區(qū)別是什么?如果我做PC機(jī)PCI接口與DSP6713的接口,應(yīng)該用哪種比較好呢?
2013-12-05 18:16:17
和朋友開發(fā)了幾個(gè)基于 FPGA 的高速存儲(chǔ) IP 核,考慮到工業(yè)相機(jī)等應(yīng)用場(chǎng)合需要有文件系統(tǒng)以方便做數(shù)據(jù)管理,所以將 NVMe 和 exFAT 兩大IP核集成一起,可以實(shí)現(xiàn)將數(shù)據(jù)寫入SSD后,拔下
2022-06-03 11:35:06
本文的應(yīng)用背景為某一工業(yè)測(cè)控系統(tǒng),該系統(tǒng)采用FPGA實(shí)現(xiàn)測(cè)量數(shù)據(jù)的采集和控制信號(hào)的輸出,通過定制PCI接口IP實(shí)現(xiàn)一個(gè)32位目標(biāo)設(shè)備的PCI總線接口轉(zhuǎn)換。PCI核選用AlteraPCI編譯器所包括
2018-12-04 10:35:21
引言隨著半導(dǎo)體技術(shù)的發(fā)展,深亞微米工藝加工技術(shù)允許開發(fā)上百萬(wàn)門級(jí)的單芯片,已能夠?qū)?b class="flag-6" style="color: red">系統(tǒng)級(jí)設(shè)計(jì)集成到單個(gè)芯片中即實(shí)現(xiàn)片上系統(tǒng)SoC。IP核的復(fù)用是SoC設(shè)計(jì)的關(guān)鍵,但困難在于缺乏IP核與系統(tǒng)的接口
2019-06-11 05:00:07
Viterbi譯碼的基本過程,接著根據(jù)Viterbi譯碼器IP核的特點(diǎn),分別詳細(xì)介紹了并行結(jié)構(gòu)、混合結(jié)構(gòu)和基于混合結(jié)構(gòu)的增信刪余3種Viterbi譯碼器IP核的主要性能和使用方法,并通過應(yīng)用實(shí)例給出了譯碼器IP
2010-04-26 16:08:39
、不利于系統(tǒng)的升級(jí)優(yōu)化,難于應(yīng)用。為此,各大FPGA廠商紛紛推出基于各自可編程邏輯器件結(jié)構(gòu)與工藝的PCI IP模塊(軟核、固核或硬核)。 Xilinx,Altera,Actel及QuickLogic等公司
2019-04-17 07:00:06
、不利于系統(tǒng)的升級(jí)優(yōu)化,難于應(yīng)用。為此,各大FPGA廠商紛紛推出基于各自可編程邏輯器件結(jié)構(gòu)與工藝的PCI IP模塊(軟核、固核或硬核)。 Xilinx,Altera,Actel及QuickLogic等公司
2019-04-12 07:00:11
緊湊、接口簡(jiǎn)單、性能可靠、易于升級(jí)。系統(tǒng)硬件框圖如圖1所示。從圖中可以看出,由于使用了FPGA及PCI IP核,使整個(gè)硬件電路顯得特別簡(jiǎn)潔。它主要由DVB碼流輸入模塊和核心控制模塊組成。串行DVB傳輸
2018-12-07 10:34:34
發(fā)送器上;對(duì)于接收端則剛好相反,收到串行碼后,先解碼,然后送給數(shù)據(jù)鏈路層。在生成PCIE的IP核時(shí),至少選擇2個(gè)存儲(chǔ)區(qū),一個(gè)是BAR[1:O],用作用戶開發(fā)板的擴(kuò)展存儲(chǔ)區(qū)用;還有一個(gè)是BAR2,下面所有
2019-05-21 05:00:02
。圖3給出了設(shè)置階段的細(xì)節(jié)。如果數(shù)據(jù)沒有正確接收設(shè)備就會(huì)忽略它,而且不返回應(yīng)答包。 2 USB IP模塊設(shè)計(jì)和代碼編寫USB接口主要有UTM(USB Transceiver Macrocell
2018-11-21 11:30:06
DVB碼流接收卡系統(tǒng)硬件模塊該如何去設(shè)計(jì)?
2021-05-27 06:19:20
協(xié)議外,還負(fù)責(zé)解釋設(shè)備子類協(xié)議,并實(shí)現(xiàn)對(duì)具體外部應(yīng)用系統(tǒng)(設(shè)備元件)的操作。 從硬件結(jié)構(gòu)分析,基于增強(qiáng)型8051MCU核的 USB2.0設(shè)備接口芯片(IP核)應(yīng)包括以下幾個(gè)模塊: (1)USB2.0
2018-12-03 15:24:04
如何用FPGA實(shí)現(xiàn)DVB碼流分析功能的嵌入式設(shè)計(jì)方案?
2021-04-28 06:19:10
HiI致力于研究在FPGA / Spartan 3E上連接打印機(jī)的研究項(xiàng)目。我可以獲得打印機(jī)接口IP核,或者沒有這樣的核心。如果可能,請(qǐng)幫助我。感激地以上來(lái)自于谷歌翻譯以下為原文HiI work
2019-07-04 06:32:58
本文利用Altera公司的Quartus開發(fā)工具設(shè)計(jì)了一個(gè)基于Avalon總線接口的UPFC控制器IP核,以便于和NiosII組成一個(gè)完整的控制系統(tǒng)。
2021-04-08 06:25:12
`ASI:傳輸?shù)氖菙?shù)字信號(hào),壓縮視頻信號(hào)(例如MPEG2-T,里面是H.264碼流),用于廣播電視領(lǐng)域。 在目前的DVB-C系統(tǒng)設(shè)備的傳輸接口有兩種MPEG2視頻碼流傳輸接口標(biāo)準(zhǔn):異步串行接口ASI
2017-06-06 13:32:42
本文介紹了IP核的概念及其在SoC設(shè)計(jì)中的應(yīng)用,討論了為提高IP核的復(fù)用能力而采用的IP核與系統(tǒng)的接口技術(shù)。引言隨著半導(dǎo)體技術(shù)的發(fā)展,深亞微米工藝加工技術(shù)允許開發(fā)上百萬(wàn)門級(jí)的單芯片,已能夠?qū)?b class="flag-6" style="color: red">系統(tǒng)級(jí)
2018-12-11 11:07:21
怎么實(shí)現(xiàn)基于IP內(nèi)核的PCI總線接口設(shè)計(jì)?
2021-05-27 06:34:05
如何實(shí)現(xiàn)基于IP模塊的PCI接口設(shè)計(jì)?
2021-04-20 06:28:50
以SCI接口電路為例,介紹基于FPGA器件的接口電路IP核如何去設(shè)計(jì)?
2021-04-28 06:10:23
你好我想購(gòu)買和使用PCI 32位啟動(dòng)器/目標(biāo)IP核。我的FPGA是XC3S200AN Spartan3 / AN。我想知道在這種類型的FPGA上有這個(gè)IP核功能。這個(gè)問題的答案對(duì)我來(lái)說(shuō)非常重要。請(qǐng)
2019-07-19 13:49:20
。改變IP首部的IP地址,將數(shù)據(jù)包送回發(fā)送者。 2.2.4 傳輸控制協(xié)議TCP TCP協(xié)議是面向連接的、端到端的可靠通信協(xié)議。它采用了許多機(jī)制保證傳輸可靠性,應(yīng)用于嵌入式系統(tǒng)顯得過于復(fù)雜。在嵌入式TCP
2019-04-23 07:00:10
協(xié)議的正確執(zhí)行,具體來(lái)說(shuō),就是把TCP/IP協(xié)議的處理工作放到主程序中對(duì)網(wǎng)絡(luò)接口的控制芯片采用循環(huán)查詢方式,在其他中斷任務(wù)的執(zhí)行間隙處理TCP/IP協(xié)議,以犧牲系統(tǒng)的響應(yīng)時(shí)間換取系統(tǒng)的可靠性,再者由于
2019-04-28 09:57:18
、不利于系統(tǒng)的升級(jí)優(yōu)化,難于應(yīng)用。為此,各大FPGA廠商紛紛推出基于各自可編程邏輯器件結(jié)構(gòu)與工藝的PCI IP模塊(軟核、固核或硬核)。 Xilinx,Altera,Actel及QuickLogic等公司
2019-05-08 07:00:46
結(jié)構(gòu)緊湊、接口簡(jiǎn)單、性能可靠、易于升級(jí)。系統(tǒng)硬件框圖如圖1所示。從圖中可以看出,由于使用了FPGA及PCI IP核,使整個(gè)硬件電路顯得特別簡(jiǎn)潔。它主要由DVB碼流輸入模塊和核心控制模塊組成。串行DVB
2019-05-05 09:29:32
; PCI突發(fā)方式,133M字節(jié)/秒數(shù)據(jù)峰值傳送; 功能1,2 16C950高速串口IP核設(shè)計(jì) 完全VHDL源代碼設(shè)計(jì),標(biāo)準(zhǔn)接口模塊化設(shè)計(jì),可以移植到非PCI接口應(yīng)用; 軟件兼容16C550
2019-06-20 05:00:02
PCB設(shè)計(jì),使用獨(dú)立的外部時(shí)鐘同步芯片,可以為PCI及其它接口提供穩(wěn)定的零延遲時(shí)鐘系統(tǒng)電路,滿足PCI總線的時(shí)鐘要求,使驗(yàn)證平臺(tái)高速,穩(wěn)定,可靠的工作。 S1500硬件驗(yàn)證板照片以下為IP核驗(yàn)證平臺(tái)提供
2019-06-12 05:00:07
核處理器NIOSⅡ作為系統(tǒng)的主控制器,結(jié)合ARINC429專用器件和其他外圍設(shè)備實(shí)現(xiàn)數(shù)據(jù)的收發(fā)功能。 ARI NC429接口板由數(shù)據(jù)收發(fā)、存儲(chǔ)器擴(kuò)展、監(jiān)控、PCI總線接口等模塊組成。NIOSⅡ控制
2019-04-26 07:00:08
開放核協(xié)議—IP核在SoC設(shè)計(jì)中的接口技術(shù)
2019-05-27 09:52:01
控制器、PCI接口等等設(shè)計(jì)成可修改參數(shù)的模塊,讓其它用戶可以直接調(diào)用這些模塊,以避免重復(fù)勞動(dòng)。隨著CPLD/FPGA的規(guī)模越來(lái)越大,設(shè)計(jì)越來(lái)越復(fù)雜,使用IP核是一個(gè)發(fā)展趨勢(shì)。許多公司推薦使用現(xiàn)成的或經(jīng)過
2019-04-12 07:00:09
DVB條件接收標(biāo)準(zhǔn)參考文件(英文版):DVB條件接收前端系統(tǒng)同密實(shí)施執(zhí)行技術(shù)報(bào)告DVB條件接收同密前端系統(tǒng)結(jié)構(gòu)和同步技術(shù)規(guī)范DVB通用加擾算法代理協(xié)議藍(lán)皮書TS103197V151,在數(shù)字電
2009-05-07 21:30:54
0 DVB條件接收前端系統(tǒng)同密實(shí)施執(zhí)行技術(shù)報(bào)告
Digital Video Broadcasting (DVB);Implementation Guidelines of the DVBSimulcrypt Standard
2009-05-07 21:32:14
14 DVB條件接收同密前端系統(tǒng)結(jié)構(gòu)和同步技術(shù)規(guī)范:
Digital Video Broadcasting (DVB);DVB SimulCrypt;Head-end architecture and synchronization
2009-05-07 21:32:57
27 制訂DVB-H標(biāo)準(zhǔn)的主要目的是要通過手持接收機(jī)接收IP寬帶流媒體圖象數(shù)據(jù),例如:流媒體MPEG4,微軟的WM9等;甚至有些廠家在設(shè)想通過在目前第二代2G移動(dòng)通訊網(wǎng)上面加入DVB-H來(lái)替代第
2009-07-17 21:31:45
27 根據(jù)對(duì)DVB-H 協(xié)議中的關(guān)鍵技術(shù)—時(shí)間切片、多協(xié)議封裝及前向糾錯(cuò)編碼(MPE-FEC)以及相關(guān)信道編碼技術(shù)的研究,設(shè)計(jì)實(shí)現(xiàn)了基于IP over DVB 的DVB-H 仿真系統(tǒng)。實(shí)驗(yàn)表明,在所設(shè)計(jì)系統(tǒng)中
2010-01-11 13:54:47
13 PCI 9656是PLX公司設(shè)計(jì)的一款高速PCI I/O芯片,可應(yīng)用于66MHz、64bit PCI和CompactPCI總線。文章簡(jiǎn)述了PCI 9656的主要功能,介紹了一種應(yīng)用PCI 9656的CompactPCI數(shù)據(jù)接收卡設(shè)計(jì)。設(shè)計(jì)中采用MAXII系
2010-08-06 16:15:13
26 瑞薩科技(Renesas Technology)宣布開發(fā)符合PCI Express Base Specification Revision 2.0 (PCI Express 2.0)高速串行接口標(biāo)準(zhǔn)之邏輯層與實(shí)體層之IP。整合此IP的LSI將能輕易地與其它支持PCI Express 2.0標(biāo)準(zhǔn)之
2009-01-05 16:23:24
553 基于PCI IP核的碼流接收卡的設(shè)計(jì)
本文介紹了一種基于Altera公司的PCI接口IP核的DVB碼流接收系統(tǒng)的硬件設(shè)計(jì)方案及設(shè)計(jì)要點(diǎn)的分析。該設(shè)計(jì)采用Altera公司的新一代FPGA
2009-09-26 18:02:08
716 ![](https://file1.elecfans.com//web2/M00/A5/48/wKgZomUMN7iAIcccAABhHJnMEh4152.jpg)
DSP與PCI網(wǎng)卡接口設(shè)計(jì)
基于DSP的嵌入式系統(tǒng)的以太網(wǎng)接口設(shè)計(jì)一直是熱門領(lǐng)域,目前利用的以太網(wǎng)控制器大多都是ISA接口。隨著PCI總線逐漸取代ISA總線
2009-10-25 15:30:16
1264 什么是PCI接口 PCI是Peripheral Component Interconnect(外設(shè)部件
2009-12-25 10:29:55
1772 IP核驗(yàn)證平臺(tái)采用6層板PCB設(shè)計(jì),使用獨(dú)立的外部時(shí)鐘同步芯片,可以為PCI及其它接口提供穩(wěn)定的零延遲時(shí)鐘系統(tǒng)電路,滿足PCI總線的時(shí)鐘要求,使驗(yàn)證平臺(tái)高速,穩(wěn)定,可靠的工作。
2012-01-17 14:02:19
1501 ![](https://file1.elecfans.com//web2/M00/A6/1C/wKgZomUMO8iAYTbIAAAZEDLzyfY066.jpg)
摘 要: 設(shè)計(jì)了一種基于NiosII處理器的片上系統(tǒng)(SoC),集成了Nios II處理器IP、PCI接口IP、網(wǎng)絡(luò)接口IP以及基于Wishbone總線的串行接口IP核、 CAN接口IP核等。系統(tǒng)具有可重配置、可擴(kuò)展、靈
2012-10-18 16:50:29
2487 ![](https://file1.elecfans.com//web2/M00/A6/56/wKgZomUMPPmAb5PMAAAQpKTmiFU640.gif)
Xilinx FPGA工程例子源碼:PCI Express IP核應(yīng)用參考設(shè)計(jì)
2016-06-07 14:13:43
14 采用IP核的設(shè)計(jì)方法,將外設(shè)組件互連標(biāo)準(zhǔn)(PCI)總線接口與具體功能應(yīng)用集成在一個(gè)FPGA上芯片, 提高了系統(tǒng)的集成度。在對(duì)PCI IP核進(jìn)行概述的基礎(chǔ)上,介紹了IP核的設(shè)計(jì)方法,實(shí)現(xiàn)了PCI總線
2017-11-17 12:27:03
4488 ![](https://file1.elecfans.com//web2/M00/A6/E9/wKgZomUMQTiAD8Q-AAAV6fqAQ2o459.jpg)
介紹一種基于PCI總線的高效鏈?zhǔn)紻MA控制器的設(shè)計(jì)與實(shí)現(xiàn),用于高速寬帶的計(jì)算機(jī)外設(shè)接口。利用Altera公司的PCI核——PCI_MT32搭建基于此控制器的數(shù)據(jù)采集平臺(tái),并成功應(yīng)用在DVB數(shù)據(jù)接收卡中。
2017-12-06 13:56:13
2782 ![](https://file1.elecfans.com//web2/M00/A7/08/wKgZomUMQfCAe_59AABbdzt6i4k130.png)
本文所介紹的DVB -T地面數(shù)字電視接收系統(tǒng)基于USB2. 0接口,采用DVB-T電子調(diào)諧器DT6034、通用串行總線接口器件ISP1581和計(jì)算機(jī)軟件解碼播放技術(shù),描述了系統(tǒng)的硬件結(jié)構(gòu)和軟件結(jié)構(gòu)。所設(shè)計(jì)的系統(tǒng)使用方便、結(jié)構(gòu)簡(jiǎn)單、便于實(shí)現(xiàn)、成本低,且具有良好的市場(chǎng)前景。
2019-07-31 08:00:00
4161 ![](https://file.elecfans.com/web1/M00/9F/45/pIYBAF1A4qaAISAYAABueab35Aw430.jpg)
本文闡述了深圳致芯微電子有限公司的DVB TS流接收芯片DM1105芯片構(gòu)造以及如何基于該芯片構(gòu)建數(shù)字電視接收PCI卡方案。該方案設(shè)計(jì)簡(jiǎn)潔,主要針對(duì)DVB-S、DVB-C、DVB-T數(shù)字電視接收,是一款實(shí)用性、針對(duì)性較強(qiáng)的設(shè)計(jì)。
2020-04-12 11:39:32
3311 ![](https://file.elecfans.com/web1/M00/BA/43/pIYBAF6SjRSAHaVTAAL3hiOL4eM750.png)
評(píng)論