(1) 能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方。
(2) 可用串一個(gè)電阻的辦法,降低控制電路上、下沿跳變速率。
(3) 盡量為繼電器等提供某種形式的阻尼。
?
?
(4) 使用滿足系統(tǒng)要求的最低頻率時(shí)鐘。
(5) 時(shí)鐘產(chǎn)生器盡量靠近到用該時(shí)鐘的器件。石英晶體振蕩器外殼要接地。
(6) 用地線將時(shí)鐘區(qū)圈起來(lái),時(shí)鐘線盡量短。
(7) I/O驅(qū)動(dòng)電路盡量靠近印刷板邊,讓其盡快離開(kāi)印刷板。對(duì)進(jìn)入印制板的信號(hào)要加濾波,從高噪聲區(qū)來(lái)的信號(hào)也要加濾波,同時(shí)用串終端電阻的辦法,減小信號(hào)反射。
(8) MCD無(wú)用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。
(9) 閑置不用的門(mén)電路輸入端不要懸空,閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端。
(10) 印制板盡量使用45°折線而不用90°折線布線以減小高頻信號(hào)對(duì)外的發(fā)射與耦合。
(11) 印制板按頻率和電流開(kāi)關(guān)特性分區(qū),噪聲組件與非噪聲組件要距離再遠(yuǎn)一些。
(12) 單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地、電源線、地線盡量粗,成本能承受的話用多層板以減小電源,地的容生電感。
(13) 時(shí)鐘、總線、片選信號(hào)要遠(yuǎn)離I/O線和接插件。
(14) 模擬電壓輸入線、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號(hào)線,特別是時(shí)鐘。
(15) 對(duì)A/D類(lèi)器件,數(shù)字部分與模擬部分寧可統(tǒng)一下也不要交叉。
(16) 時(shí)鐘線垂直于I/O線比平行I/O線干擾小,時(shí)鐘組件引腳遠(yuǎn)離I/O電纜。
(17) 組件引腳盡量短,去耦電容引腳盡量短。
(18) 關(guān)鍵的線要盡量粗,并在兩邊加上保護(hù)地。高速線要短要直。
(19) 對(duì)噪聲敏感的線不要與大電流,高速開(kāi)關(guān)線平行。
(20) 石英晶體下面以及對(duì)噪聲敏感的器件下面不要走線。
(21) 弱信號(hào)電路,低頻電路周?chē)灰纬呻娏鳝h(huán)路。
(22) 任何信號(hào)都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小。
(23) 每個(gè)集成電路一個(gè)去耦電容。每個(gè)電解電容邊上都要加一個(gè)小的高頻旁路電容。
(24) 用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲(chǔ)能電容。使用管狀電容時(shí),外殼要接地。
(25)數(shù)字地、模擬地之間用磁珠隔離可防止數(shù)字信號(hào)對(duì)模擬信號(hào)的干擾
(26)電源和地要靠近并平行走線,線盡量寬.輸入輸出隔離,盡量減小電源和信號(hào)的回路面積!不同的部分采用電源分支,濾波電容要放在前級(jí),晶振外殼最好接地.強(qiáng)電,弱電,數(shù)字,模擬,高頻,低頻,要分開(kāi),電源等容易發(fā)熱的地方要放在板邊器件不要放的太密.各部分電路要盡量靠近放在一起,需要的時(shí)候要開(kāi)隔離槽.等等太多了!
(27)如果讓設(shè)計(jì)的電路板一點(diǎn)干擾也沒(méi)有,那是不可能,只能在允許的范圍內(nèi)盡量減少干擾,有很多種方法,輸入信號(hào)與輸出信號(hào)必須有隔離,不能與系統(tǒng)采用共地的方式,數(shù)據(jù)總線和地址總線上加上拉電阻或接總線驅(qū)動(dòng)芯片,電源端的干擾主要是差模干擾和共模干擾,應(yīng)在電源輸入與輸出端加扼流電感,在復(fù)位端也要加抗干擾措施,復(fù)位端受到干擾時(shí),雖不會(huì)復(fù)位,但會(huì)造成特殊功能寄存器器數(shù)據(jù)改變,導(dǎo)至系統(tǒng)工作失常,方法還有很多,
(28)注意數(shù)字地和模擬地不要混,都在電路中單獨(dú)走,最后在電源處正確的說(shuō)應(yīng)該是電源出來(lái)后接的電容那單點(diǎn)共地首先保證在光耦器件的下方不要布線,否則隔離性能會(huì)不好.特別是在做脈沖群干擾實(shí)驗(yàn)時(shí),常常會(huì)通不過(guò)要求等級(jí).
(29)要是有多路光隔設(shè)計(jì)時(shí),光耦器件的輸入與輸出應(yīng)有明顯的分界.不要交互在一起.
(30)模擬信號(hào)最好不要穿過(guò)數(shù)字區(qū),因?yàn)閿?shù)字電路本身的噪聲很大,地很臟,而模擬信號(hào)本身又很容易受到干擾。再有,考慮布線的阻抗,如果為了減小布線長(zhǎng)度而讓模擬信號(hào)穿過(guò)數(shù)字區(qū)的話,有點(diǎn)得不償失,我覺(jué)得不一定是越短就越好,看你是想要優(yōu)化哪個(gè)電路參數(shù)了,對(duì)于樓上的過(guò)孔盡量少的觀點(diǎn),我覺(jué)得過(guò)孔的多少應(yīng)該由過(guò)孔周?chē)季€情況而定,應(yīng)該使每條信號(hào)線上的噪聲耦合到地線的距離是最短的,也就是說(shuō),可能有時(shí)候地線是鋪通了,可為了這點(diǎn),還要人工的加上一些過(guò)孔上去。
1.地線單點(diǎn)共地問(wèn)題
2.各種信號(hào)線之間的電磁干擾問(wèn)題
3.屏蔽地的連接問(wèn)題
4.元器件的擺放問(wèn)題
5.合理布局的問(wèn)題謝謝大家的支持.讓我們共同進(jìn)步
(31)音頻信號(hào)放大電路.在這里就涉及到接地的問(wèn)題,我認(rèn)為如果是多級(jí)放大的話,前級(jí)跟后級(jí)的地線不應(yīng)該連接在同一個(gè)地線分支上.應(yīng)該在不同的地線分之上.這里說(shuō)的分支是從總地線單獨(dú)引出來(lái)的,后級(jí)比前級(jí)電流大很多,如果把他們的地線都連接在一個(gè)地線分支上,我想那就對(duì)前級(jí)有了影響和干擾
(32)做FCC的時(shí)候有超標(biāo),于是就在高頻的時(shí)鐘線上串上電阻,效果比較明顯,也可以對(duì)地加電容,但是參數(shù)不好確定
編輯:黃飛
?
評(píng)論